Адресный регистр - Большая Энциклопедия Нефти и Газа, статья, страница 2
Почему неправильный номер никогда не бывает занят? Законы Мерфи (еще...)

Адресный регистр

Cтраница 2


16 Структурная схема оперативной памяти ЕС-3205 машины ЕС-1050. [16]

Блоки адресных регистров имеют в своем составе два регистра адреса РА1 и РА2 ( для каждого БЗМ - свой регистр), регистр маркеров и схемы контроля адреса. Регистр РА1 содержит 15 информационных разрядов и 2 контрольных.  [17]

18 Регистр адреса ОЗУ ЭВМ ЕС-1020. [18]

Блок адресных регистров включает в свой состав регистр адреса ( РА) и ряд вспомогательных регистров и схем. Регистр адреса служит для приема и хранения адреса ячейки памяти, к которой производится обращение при обработке очередной команды в процессоре ЭВМ. Регистр имеет информационные и контрольные разряды. На рис. 6.7 приведена схема регистра адреса оперативной памяти ЕС 3220 - 1, применяемой в ЭВМ ЕС-1020. Регистр имеет 18 информационных разрядов, разбитых на 3 байта ( из них 1 - й и 2 - й полные, а 3 - й неполный) и 3 контрольных разряда, по одному в каждом байте. Код адреса поступает в РА по адресным шинам из процессора и запоминается в 0 - 17 - м разрядах регистра. Каждый разряд регистра представляет собой триггер с потенциальными связями. Контроль записи информации в регистр осуществляется побайтно с помощью схем контроля на четность. На рисунке показана двухступенчатая схема проверки на четность старшего неполного байта регистра. На первой ступени в схеме совпадения сравниваются потенциалы 16-го и 17-го триггеров регистра. В другой схеме совпадения сравниваются потенциалы выхода первой схемы и триггера контрольного разряда КЗ. В случае неверного приема информации в РА со схемы контроля идет сигнал о сбое регистра адреса.  [19]

Блоки адресных регистров имеют два регистра РА1 и РА2 ( для каждого БЗМ - свой регистр), регистр маркеров и схемы контроля адреса. Регистр РА1 содержит 15 информационных разрядов и два контрольных.  [20]

Содержимое адресного регистра может быть в дальнейшем обновлено в соответствии с выбранным режимом адресации. Если адресный регистр обновляется, то один из регистров модификатора ( Mj) может бытьиспользован для задания типа обновленной арифметики.  [21]

Модификация адресного регистра может выполняться с. Большинство режимов адресации изменяют содержимое адресного регистра способом чтение-модификация-запись. Содержимое адресного регистра считывается, модифицируется соответствующим модульным арифметическим блоком и записывается по соответствующему выходу AAU. Форма модификации адресного регистра, выполняемой через модульный арифметический блок, контролируется содержимым адресного регистра и регистра модификатора, описываемых в следующих разделах.  [22]

Микросхема представляет собой двенадцатиразрядный адресный регистр.  [23]

24 Структура AGU. [24]

Все шестнадцать адресных регистров ( R0 - R15), NSP или ESP используются в генерации адреса при косвенной регистровой адресации. Все четыре регистра смещения ( N0 - N3) могут быть использованы всеми шестнадцатью адресными регистрами.  [25]

Индексированный с адресным регистром Rm, ( Rn Rm) - адрес операнда является суммой содержимого адресного регистра Rn и содержимого адресного регистра Rm, предварительно сдвинутого влево на 0, 1 2 или 3 позиции в соответствии с разрядностью доступа. Тип арифметики определяется с помощью соответствующего регистра модификатора ( МО-МЗ), как запрограммировано в регистре MCTL. Содержимое регистров Rn и Rm не меняется.  [26]

27 Семиуровневый конвейер. [27]

Программный счетчик представляет собой 24-битовый адресный регистр, который содержит адрес команды в пространстве памяти программ. PC может указывать на команду, данные операндов и адреса операндов. Ссылки на этот регистр всегда наследуются и реализуются большинством команд.  [28]

Программный счетчик представляет собой 16-битовый адресный регистр, который содержит адрес команды в пространстве памяти программ. PC может указывать на команду, данные операндов и адреса операндов. Ссылки на этот регистр всегда наследуются и реализуются большинством команд.  [29]

Если в качестве адресного регистра, задающего состояние щ, используется двухтактный регистр, например, типа 564ИР9, то кодирование состояний можно выполнить произвольно. В случае применения однотактных адресных регистров типа 564ТМЗ должно быть обеспечено противогоночное кодирование.  [30]



Страницы:      1    2    3    4