Cтраница 4
Используемые в составе регистров триггеры могут быть реализованы как на статических, так и на квазистатических и динамических принципах. Квазистатические триггеры и регистры на их основе в период хранения информации не требуют тактового питания, необходимого только в процессе записи информации. Схемы на основе квазистатических триггеров требуют значительно меньше оборудования, чем аналогичные решения на статических элементах. В динамических регистрах, так же как и в квазистатических, используется свойство МДП транзистора длительное время сохранять заряд на паразитной емкости затвора. Однако если в квазистатических регистрах это свойство используется только в процессе записи информации, то в динамических регистрах оно используется как в процессе записи, так и при хранении данных. [46]
Схема двухтактного динамического регистра на МДП-транзи-сторах. [47] |
Поскольку тактовые импульсы 7 и Га поступают одновременно на все разряды регистра, то протесе сдвига информации происходит во всех разрядах одновременно. За время действия двух тактовых импульсов происходит сдвиг кода числа в регистре на один разряд вправо. Количество МДП-транзисторов на разряд двухтактного динамического регистра равно числу МДП-транзисторов на разряд в схеме трехфазного квазистатического регистра. [48]
Для усиления сигнала, проходящего через линию из п - 1 ячейки, на концах линии имеются триодные усилители, которые одновременно формируют сигнал по импульсам ГИ, во избежание сдвига по фазе при прохождении через линию. Небольшая линия задержки Л3 и разделительные диоды служат для расширения импульса на конце линии. Вентили В8 - Вц и триггер Tps служат для изменения знака A S, так же как это было описано для схемы фиг. В описанных выше схемах хранения переполнений в качестве запоминающих динамических регистров применялись сдвигающие регистры, которые на частоте 1 Мщ представляют собой сравнительно сложные и трудоемкие для наладки устройства. [49]
По принципу хранения информации регистры делят на статические и динамические. Динамические регистры строят на элементах памяти такого типа, как конденсатор. Практически в таких регистрах используется входная емкость МДП-транзистора. Подобный элемент памяти может хранить информацию лишь в течение некоторого промежутка времени. Поэтому в динамических регистрах записанная информация находится в постоянном движении. [50]
Сумматор - основной узел арифметического устройства цифровой вычислительной машины, в котором осуществляется сложение многоразрядных чисел. Одно из слагаемых хранится в динамическом регистре, другое последовательно, разряд за разрядом, подается на вход одноразрядного С. Сложение отрицательных чисел производится путем представления их в обратном или дополнительном коде. [51]
Используемые в составе регистров триггеры могут быть реализованы как на статических, так и на квазистатических и динамических принципах. Квазистатические триггеры и регистры на их основе в период хранения информации не требуют тактового питания, необходимого только в процессе записи информации. Схемы на основе квазистатических триггеров требуют значительно меньше оборудования, чем аналогичные решения на статических элементах. В динамических регистрах, так же как и в квазистатических, используется свойство МДП транзистора длительное время сохранять заряд на паразитной емкости затвора. Однако если в квазистатических регистрах это свойство используется только в процессе записи информации, то в динамических регистрах оно используется как в процессе записи, так и при хранении данных. [52]