Cтраница 2
Логическая схема НЕ с биполярным транзистором. [16] |
На выходе А, таким образом, мы действительно получаем результат логической операции ИЛИ с двумя входными значениями х, у. Аналогичным способом можно показать, что на выходе А схемы на рис. 21 6 получаем результат логической операции И с двумя входными данными. В этом случае предоставим читателю возможность самостоятельно разобраться в деталях. [17]
Если у нас есть две логические матрицы одного размера, то в результате логической операции или получится матрица, чьи элементы - результат применения этой операции к соответствующим элементам двух данных матриц. [18]
В группах функций 4, 5, 6, 7 У1, а X определяется из сравнения с нулем результата логической операции, причем Х0, если результат логической операции равен нулю. [19]
Каждый раз, когда достигается конечное событие, в память машины записываются и в виде выходных данных печатаются входные события и результаты логических операций над ними ( пути), вызвавшие появление конкретного конечного события. Выданные результаты позволяют увидеть детальную картину процесса при смоделированных рабочих условиях и предоставляют количественную основу для принятия надежных объективных решений. Варьируя входные данные в заранее выбранных пределах, можно легко оценить различные варианты инженерных, технологических и административных решений, а также провести анализ чувствительности технологического процесса. [20]
Унарные операции.| Бинарные операции. [21] |
Подобно тому, как для числовых величин существуют таблицы сложения и умножения, для логических величин также существует таблица, в которой указаны результаты логических операций при различных исходных данных. Такая таблица называется таблицей истинности. В табл. 4.1 и 4.2 приведены таблицы истинности соответственно для унарных и бинарных операций. [22]
Если на первом или на втором входе действует сигнал 1, то через резистор RK протекает ток и на первом выходе сигнал 0 - результат логической операции ИЛИ - НЕ. При этом триод Тэ заперт и на втором выходе высокий потенциал ( сигнал 1) - результат логической операции ИЛИ. [23]
При отрицательной логике ( сигналу 0 соответствует на входе положительный потенциал, а сигналу / - отрицательный) на первом выходе схемы ( рис. 11.18) - результат логической операции И - НЕ, а на втором - результат логической операции И. Убедиться в этом предоставляется читателю. [24]
В группах функций 4, 5, 6, 7 У1, а X определяется из сравнения с нулем результата логической операции, причем Х0, если результат логической операции равен нулю. [25]
При отрицательной логике ( сигналу 0 на входе соответствует положительный потенциал, а сигналу 1 - отрицательный) на первом выходе схемы ( см. рис. 11.20) - результат логической операции ИЛИ, а на втором выходе - результат логической операции ИЛИ - НЕ. [26]
Построение правильного сравнения зависит от указателя ( t), который изменяется в течение этапа от 0 до Л - ( 0 1) - Для каждого значения ( такого, что результат логической операции И над двоичными представлениями I и Р равно 5, есть надлежащее сравнение для данного этапа. [27]
При отрицательной логике ( сигналу 0 соответствует на входе положительный потенциал, а сигналу / - отрицательный) на первом выходе схемы ( рис. 11.18) - результат логической операции И - НЕ, а на втором - результат логической операции И. Убедиться в этом предоставляется читателю. [28]
При отрицательной логике ( сигналу 0 на входе соответствует положительный потенциал, а сигналу 1 - отрицательный) на первом выходе схемы ( см. рис. 11.20) - результат логической операции ИЛИ, а на втором выходе - результат логической операции ИЛИ - НЕ. [29]
Из этого следует, что интервалы времени между соседними информационными импульсами, воздействующими на оптическое волокно, могут быть много меньше времени распространения этих импульсов по волокну, а следовательно, интервалы времени между соседними информационными сигналами на выходе рассматриваемого логического элемента также будут малы; но вместе с тем задержка сигналов, представляющих собой результаты логических операций, относительно времени подачи сигналов на вход волокна может быть большой. Указанное свойство логического элемента должно учитываться при построении многоэлементных систем, а рассматриваемые логические элементы могут быть использованы в системах с конвеерной обработкой информации или в узлах, где выполнение логических операций необходимо совместить с функцией задержки. [30]