Cтраница 3
![]() |
Схема суммирования чисел в последовательных арифметических устройствах.| Схема преобразования прямого кода отрицательных чисел в обратный код. [31] |
Поэтому в последовательных сумматорах применяется в основном дополнительный код. Преобразование числа в дополнительный код несколько сложнее, так как требует добавления еще одной единицы в младший разряд числа. Происходит оно по следующему правилу: все нули в младших разрядах числа и самая младшая единица оставляются в прямом коде, а все остальные разряды преобразуются в обратный. Справедливость подобного преобразования легко проверить. [32]
Наиболее широкое применение нашли последовательные сумматоры, осуществляющие суммирование чисел последовательно во времени: разряд за разрядом, начиная с младшего. Параллельные сумматоры ввиду своей сложности в ЭКВМ не применяются. [33]
С точки зрения оборудования последовательный сумматор обладает явным преимуществом перед параллельным. [34]
С точки зрения оборудования последовательный сумматор обладает явным преимуществом перед параллельным. Если для п-разряд-ного числа в параллельном сумматоре требуется п одноразрядных сумматоров, то в последовательном сумматоре используется всего один, независимо от разрядности чисел. [35]
Сложность ( стоимость) последовательных сумматоров не зависит от разрядности чисел X и У, время же их сложения пропорционально числу разрядов, что является существенным недостатком этих сумматоров. [36]
С точки зрения скорости работы последовательный сумматор столь же явно уступает параллельному, и тем больше, чем больше разрядность чисел. [37]
![]() |
Схема преобразования прямого кода отрицательных чисел в обратный код.| Схема преобразования в дополнительный код. [38] |
С точки зрения скорости работы последовательный сумматор столь же явно уступает параллельному ( со сквозным переносом), и тем больше, чем больше разрядность чисел. [39]
![]() |
Функциональная схема последо - [ IMAGE ] Два разряда счетчика.| Элемент, реализующий всевозможные функции трех аргументов. [40] |
На рис. 3 приведена схема последовательного сумматора, в котором каждый универсальный элемент выполняет по две логические функции одновременно, а элементы П и Или служат лишь для согласования во времени и сборки. На рис. 4 при - Л, ведена схема двух разрядов счетчика, где универсальный элемент также выполняет две логические операции одновременно. [41]
Именно поэтому данная система называется последовательным сумматором. Вы, по-видимому, уже догадались, почему для выполнения сложения нужно использовать только 4 тактовых импульса. Подача большего числа импульсов приведет к сдвигу битов каждого разряда из правильных позиций в регистре суммы, и на индикаторе мы увидим неверный результат. [42]
На рис. 2.100 приведена логическая схема последовательного сумматора на элементах И - ИЛИ - НЕ. Триггер переноса выполнен на двухступенчатом триггере с двухфазной синхронизацией с разнополярными синхросигналами. Основной триггер с прямым управлением, ведомый - с инверсным. [43]
Принцип выполнения операции сложения при помощи последовательного сумматора поясняется с помощью функциональных схем на фиг. Оба числа вначале вводятся в два сдви - говых регистра, начиная с младших разрядов. Если числа л-раз-рядные, то сдвиговый регистр / должен также иметь п разрядов, а регистр 2, служащий одновременно и запоминающим регистром суммы, должен быть ( п 1) - разрядным. Однако для того чтобы цифры одинаковых разрядов обоих слагаемых могли появляться на выходах сдвиговых регистров в один и тот же такт, они1 оба имеют; именно тю ( п 1) разряду. [44]
![]() |
Функциональная схема комбинационного последовательного сумматора.| Функциональная схема сумматора на элементах И. ИЛИ. НЕ. [45] |