Cтраница 3
При соединении нескольких одноразрядных сумматоров образуется многоразрядный сумматор. [31]
![]() |
Арифметическое устройство на основе четырех БИС. [32] |
Для простоты расчета предполагается, что многоразрядный сумматор выполнен на основе одноразрядных сумматоров, при этом каждая схема И эквивалентна одному вентилю. Способы построения одноразрядных сумматоров на основе схем TTL и T-TTL были показаны в гл. [33]
![]() |
Схемы однозарядного сумматора первого варианта ( а, второго варианта ( б и третьего варианта ( в. [34] |
Из сказанного выше следует, что многоразрядный сумматор должен состоять из соединенных определенным образом одноразрядных сумматоров. [35]
Для сложения многоразрядных двоичных чисел используют многоразрядные сумматоры, которые в зависимости от ввода чисел делятся на две группы: последовательного и параллельного действия. Сумматор последовательного действия состоит из одноразрядного сумматора ( рис. 1.30), на входы которого последовательно ( в последовательном коде) подаются числа каждого разряда, начиная с младшего. Сумма, формируемая на выходе последовательного сумматора, также представляется в последовательном коде. Суммирование осуществляется при поступлении тактовых импульсов. [36]
На рис. 58, а изображен многоразрядный сумматор последовательного действия, состоящий из сдвигающих регистров Рг и Pz, хранящих значения первого и второго слагаемых, и одноразрядного комбинационного сумматора СМ с линией задержки ЛЗ. [37]
![]() |
Функциональное схемы полусумматоров.| Сумматор нз двух полусуммато.| Комбинационный сумматор 282. [38] |
Соединением нескольких одно разрядных суммирующих схем образуют многоразрядный сумматор. Если многоразрядный сумматор позволяет осуществлять перенос из самого старшего разряда в младший, то он называется сумматором с циклическим переносом. В этом сумматоре осуществляется сложение чисел, выраженных в обратном коде, причем результат также получается в обратном коде. [39]
На рис. 1.16, а приведено УГО многоразрядного сумматора. Он имеет входы А и В для ( п 1) - разрядных операндов, вход сг для цифры переноса р0 в младший разряд суммы, выход с для ( п 1) - разрядного результата и вывод CR для цифры рп 1 переноса из старшего разряда суммы. [40]
Очевидно также, что операции, выполнимые на многоразрядных сумматорах, отличаются от обычного арифметического сложения. Тем не менее, специальная кодировка чисел позволяет с помощью таких сумматоров выполнять их сложение и вычитание. [41]
![]() |
Схемы разряда двоичного сумматора. [42] |
Разряд двоичного суммирования двух чисел, положенный в основу многоразрядного сумматора, строится на пневмореле и элементе ИЛИ. Схема разряда имеет три входа РА. [43]
![]() |
Полный одноразряд - [ IMAGE ] 5 - 18. Функциональная ный сумматор комбинационного схема сумматора с последователь-типа, ным переносом. [44] |
Недостатком данной схемы является усложнение цепей переноса, особенно в многоразрядных сумматорах. [45]