Cтраница 2
Вы можете возразить: а как же машины, работающие по схеме нежесткой логики. [16]
![]() |
Схема 2И - ИЛИ-НЕ и ее функциональное обозначение. [17] |
Работа двухступенчатых ИС, построенных на элементах ДТЛ-2, мало отличается от работы схем одноступенчатой логики, но эти элементы значительно увеличивают функциональные возможности каждой микросхемы. [18]
![]() |
Сравнение различных схем логики по мощности и быстродействию.| Малосигнальные модифицированные схемы ЭСЛ. [19] |
Основные параметры используемых базовых элементов БИС приведены в табл. 4.1, из которой видно, что наиболее перспективными по быстродействию являются схемы логики с объединенными эмиттерами. Однако для сверхбыстродействующих логических БИС простая логика ЭСЛ не подходит. В этих схемах необходимо минимизировать фактор качества F данной серии при сохранении быстродействия. [20]
ШИ - шина информационная; ША - шина адресная; ШО - шина общая; РГСМ - регистр-сумматор; ШМК - шина микрокоманд; СХЛПС - схема логики переносов; СХПН - схема выработки признаков; РГПН - регистр признаков; ШУЛ - шина условий; ДШМК - дешифратор микрокоманд; РГОШ - регистр ошибок. [21]
ШИ - шина информационная; ША - шина адресная; ШО - шина общая; РГСМ - регистр-сумматор; ШМК - шина микрокоманд; СХЛПС - схема логики переносов; СХПН - схема выработки признаков; РГПН - регистр признаков; ШУЛ - шина условий; ДШМК - дешифратор микрокоманд; РГОШ - регистр ошибок, СХКТ - схема контроля; РГСД - регистр сдвига; СБОШ - схема сборки ошибок, ЗД - запрос данных. [22]
Поскольку один микропроцессор заменяет около 50 таких ИС и имеет только 40 выводов, его применение исключает примерно 1500 внешних соединений. Еще больший выигрыш получается при замене микропроцессорами схем произвольной логики на неинтегрированных компонентах ( транзисторах, реле и др.) - В результате надежность аппаратуры по отношению к внезапным отказам и сбоям существенно повышается. [23]
Для дальнейшего расширения функциональных возможно -, стей элементов ДТЛ применяют двухступенчатые схемы, реализующие в одном элементе логические функции И - ИЛИ - НЕ, ИЛИ - И - НЕ, И - ИЛИ и др. На рис. 5.13 в качестве примера приведена одна из таких схем, реализующая логическую функцию 2И - ИЛИ - НЕ. Работа двухступенчатых схем ДТЛ мало отличается от работы схем одноступенчатой логики. Достоинствами таких схем являются широкие функциональные возможности, а недостатками - относительно малая рабочая частота ( / - ра610 - г - 15 МГц) и небольшая нагрузочная способность. [24]
В состав АЛУ входят двунаправленная информационная шина, общая шина, регистр-сумматор, схема логики переносов, схема выработки признаков, регистр признаков, регистр ошибок со схемами контроля и сборки ошибок, регистр сдвига, дешифратор микрокоманд, шина микрокоманд и шина условий. [25]
Наиболее общая структурная схема системы ABC приведена на рис. 9.10. Система не содержит широкополосных фазовращателей и схемы логики, имеет очень простое ДКУ, по качеству звучания не уступает системам SQ и QS. Фирмой Мелодия выпущена первая квадрафоническая демонстрационная грампластинка, записанная по системе ABC, а отечественной промышленностью разработан и освоен в производстве комплекс Феникс-006, содержащий декодер системы ABC. Принципиальная схема декодера системы ABC представлена на рис. 9.11 и вследствие своей простоты не нуждается в специальном пояснении. [26]
Здесь будут рассмотрены некоторые наиболее типичные схемы смесителей совпадений, антисовпадений и ключевых схем на полупроводниковых элементах. Приведенные схемы могут быть использованы в устройствах, предназначенных для изучения временных совпадений импульсов, поступающих от детекторов, и в схемах логики при выполнении сложных установок, предназначенных для исследования спектрального состава излучений. [27]
![]() |
Типовые выходные характеристики по току n - МОП-элементов. / - ток отдачи. 2 -ток отвода. 3 - точка запуска схемы Дарлингтона.| Управление нагрузками с выходов п - МОП-элементов. [28] |
А во включенном состоянии) выход и - МОП-элемента должен отдавать ток около 1 мА при 4 1 В. Но это невозможно, поскольку напряжение Um должно при этом быть всего 0 9 В, а может быть, даже ниже порогового напряжения полевого транзистора. Вспомните еще, что все схемы 5-вольтовой логики должны функционировать при отклонении напряжения питания 10 %, т.е. при напряжении 4 5 В. [29]
В некоторых моделях микропроцессоров фирмы Интел каждый из запоминающих элементов ПЗУ хранит одно из четырех возможных уровней напряжения. Данное устройство постоянной памяти обеспечивает хранение примерно 30 000 бит микрокода. При этом в сравнении со схемами двоичной логики на 46 % экономится площадь кристалла в расчете на 1 бит информации. [30]