Cтраница 2
Токопроводящая паста, если соединение элементов схемы модуля производится с ее помощью, поступает на сборку за 30 мин до начала ее использования; ее вязкость и сопротивление соответствуют требованиям, предъявляемым к пасте. [16]
![]() |
Изменение схемы включения нуль-индикатора ( НИ.| Схема проверки работы реле в ячейках коммутации. [17] |
На рис. 6.5 приведены изменения в схеме модуля К, позволяющие уменьшить постоянную времени и, следовательно, увеличить точность измерения и сравнения. [18]
Другие менее существенные отличия заключаются в изменении схемы модуля МЗ [8], где длительность кадрового импульса регулируется переменным резистором R10, в изменении типов используемых диодов Д10 - Д13, Д25 - ДЗО ( установлены Д20 вместо ГД507А) и в изменении номиналов некоторых резисторов. [19]
![]() |
Расположение и соединение блоков внутри телевизоров, собранных по схемам УЛПЦТ ( И-59 / 61 - Н. [20] |
Для исключения ложного захвата соседней программы необходима блокировка схемы модуля АПЧГ при переключении программ и при снятии телевизионного сигнала. Такую блокировку осуществляет блок КВП-2. Он производит механическую блокировку схемы АПЧГ и при ручной настройке на программу. [21]
![]() |
Интегральное представление ( а каскада усилителя ( б. [22] |
Схема, изображенная на рис. 14.2, может быть схемой модуля обработки звуковых сигналов ЧМ-радиоприемника или модуля ЧМ звукового сопровождения в телевизионном приемнике. Первая интегральная схема HQ содержит несколько каскадов УПЧ, и сигнал с ее выхода подается на входной трансформатор ЧМ-де-тектора. Перемещением сердечника обеспечивается возможность подстройки частоты в процессе регулировки. Далее сигнал подается на схему ИС2, содержащую частотный детектор и один или два каскада звукового усиления, которые позволяют получить амплитуду сигнала, необходимую для подачи на динамик. [23]
Микротранзисторы сортируются по номиналу на соответствующие группы, в зависимости от требований, предъявляемых к схемам модуля. [24]
Повторное включение станции после срабатывания токовой защиты возможно только после подачи сигнала Деблокировка защиты, который приводит схему модуля защиты в исходное состояние. Ном или обрыве фазы tar - нал с модуля питания поступает на вход узла защиты АД от работы на пониженном напряжении. Сигнал с выхода этого узла после некоторой выдержки времени поступает на вход оперативной памяти и затем через модуль логики переводит АД в режим динамического торможения. [25]
После этого элементы в масштабе 5: 1, отпечатанные на фотобумаге для аэрофотосъемки, используют для монтажа схемы модуля. Изображение элементов монтируют по заданным координатам на стекло, покрытое ватманом. [26]
В списке межэлементных функциональных связей реализуемой схемы производится замена признаков и - логических элементов на признаки s / элементрв, реализующих схему модулей, если элемент матрицы TIJ, стоящий на пересечении i - й строки и / - го столбца, не равен нулю. Критерием качества реализации служит максимум коэффициента использования модульной емкости. При неоднозначной реализации какого-либо элемента схемы приоритет отдается модулю с меньшим числом неиспользованных входов. [27]
Отсутствие сглаживающего конденсатора в регуляторе благоприятно сказывается на режиме работы инвертора, а регулирование тока модуля исключает токовые перегрузки транзисторов и диодов схемы модуля. С помощью общего сигнала управления f / 2 регуляторами ( см. рис. 1.8) обеспечивается выравнивание токовых загрузок модулей, а наличие напряжения U исцр на контрольной обмотке WK дросселя L; свидетельствует об исправной работе модуля. [28]
ЭВМ строятся на основе модульного принципа, по которому отдельные модули ( процессоры, запоминающие и внешние устройства) могут быть связаны в необходимую конфигурацию без изменения схем модулей. Чтобы достичь этого, необходимо стандартизовать интерфейсы - установить единые правила сопряжения определенного класса устройств. Если внешние устройства имеют стандартный интерфейс, ЭВМ можно укомплектовать необходимой для конкретной цели номенклатурой внешних запоминающих устройств и устройств ввода - вывода без каких-либо схемотехнических доработок - простым подключением кабелей. Такой же эффект достигается стандартизацией интерфейсов оперативной памяти и интерфейсов процессоров, посредством которых несколько процессоров могут быть связаны в вычислительный комплекс. [29]
Грубая схема модулей хотя и параметризует однозначно классы изучаемых объектов с заданными дискретными инвариантами, но естественное семейство над ней не обладает ( в отличие от семейства над тонкой схемой модулей) сильным свойством универсальности. [30]