Cтраница 1
![]() |
Схемы включения мультиплексора ( а и демультиплексора ( б. [1] |
Схема мультиплексора состоит из двухвходовых логических элементов И-ИЛИ, управляемых распределителем импульсов. [2]
![]() |
Линейный дешифратор ( а и его условное [ IMAGE ] Условное. [3] |
Схема мультиплексора для данного примера ( п4, т - 2) представлена на рис. 7.16, а и состоит из дешифратора на 4 выхода и логического элемента 2И - 4ИЛИ - НЕ. [4]
Схема мультиплексора на логических элементах ( рис. 57, ж) по быстродействию уступает матричным КЛП, однако простота решения, наглядность работы и отсутствие дефицитных деталей способствуют их широкому внедрению в МАП в отличие от других видов. [5]
Обозначение схемы мультиплексора приведено на рис. 4.16 6, На входы X, Y подаются сигналы, определяющие, какой из входных сигналов будет передан на выход устройства. Мультиплексоры находят широкое применение в устройствах отображения информации ( см. § 4.13), в различных микроэлектронных и микропроцессорных устройствах управления и в ЭВМ. [6]
На рис. 4.33 изображена схема мультиплексора на восемь входов, управляемого трехэлементным кодом. Работа этого узла бто-бражается табл. 4.9. Каждый набор переменных xt, хг, Хз обеспечивает подключение к выходу соответствующего входа. Наличие инвертора, имеющего выход F, не обязательно, если фаза коммутируемых сигналов не имеет значения. Мультиплексор может быть реализован и на элементах И - ИЛИ - НЕ. [7]
На рис. 4.32 приведена схема типового мультиплексора. [8]
![]() |
Схема ( а и эквивалентная схема ( б мультиплексора на два входа.| Схема ( о и условное обозначение ( б мультиплексора на четыре входа. [9] |
На рис. 8.44, а приведена схема мультиплексора с двумя информационными входами ( х0, Xi) и управляющим ( адресным) входом а, а на рис. 8.44, б - эквивалентная схема мультиплексора. [10]
![]() |
Выполнение мультиплексора ( 2 - 1 ( а и ( 4 - 1 ( б на элементах И и ИЛИ. [11] |
Обобщенная схема демультиплексора, приведенная на рис. 16.6, сходна со схемой мультиплексора. [12]
Каждый вентиль И запускается определенной комбинацией линий управления. Схема мультиплексора показана на рис. 3.10. Если к этому добавить источник питания и землю, то мультиплексор можно запаковать в корпус с 14 выводами. [13]
На цифровом логическом уровне мультиплексор представляет собой схему с 2 входами, одним выходом и п линиями управления, которые выбирают один из входов. Выбранный вход соединяется с выходом. На рис. 3.10 изображена схема восьмивходового мультиплексора. Три линии управления А, В и С кодируют 3-битное число, которое указывает, какая из восьми линий входа должна соединяться с вентилем ИЛИ и, следовательно, с выходом. [14]
Для создания многопроцессорных комплексов из нескольких процессоров используется идеология межпроцессорного адаптера. Такой адаптер подключается к каналу связи каждой мини - ЭВМ, входящей в систему, и состоит из двух частей - приемника и передатчика. Режим работы адаптера ( прием-передача), а также направление ( к процессору, от процессора) задаются программным путем. Дальнейшее управление адаптером осуществляется аппа-ратно. При подключении к адаптеру нескольких линий ( процессоров) распределение времени между линиями осуществляется равномерно схемой мультиплексора, встроенной в каждый адаптер. Скорость передачи данных определяется в первую очередь возможностями канала процессора. [15]