Схема - сдвиг - уровень - Большая Энциклопедия Нефти и Газа, статья, страница 1
Русский человек способен тосковать по Родине, даже не покидая ее. Законы Мерфи (еще...)

Схема - сдвиг - уровень

Cтраница 1


1 Методы сдвига уровня напряжения. [1]

Схема сдвига уровня с источником тока: постоянный ток, протекающий через резистор, создает на нем падение напряжения.  [2]

Применение схемы сдвига уровня на стабилитроне в эмиттер ном повторителе показано на рис. 4 - 31, а.  [3]

Таким образом, схема сдвига уровня должна обеспечить нулевой потенциал на базе VT9 выходного каскада. Для того чтобы не ослаблять полезный сигнал, второе плечо делителя нагрузки в цепи эмиттера VT7 - ГСТ на VT8 имеет очень большое сопротивление, и с него практически снимается полное напряжение, которое было подано на вход.  [4]

Обычно операционный усилитель содержит входной дифференциальный каскад, схему сдвига уровня и выходную цепь, позволяющую получить требуемый динамический диапазон и выходное сопротивление. Входной каскад построен на дифференциальной паре транзисторов Т1 и Т2 со сверхвысокими значениями ( 3, но малым пробивным напряжением. В отличие от них транзисторы Т5 и Т6 - высоковольтные п - р - / г-транзисторы с обычными значениями коэффициента усиления по току. Транзисторы TI и Т2 защищены от пробоя во входной цепи транзисторами ТЗ, Т4 в диодном включении, а от пробоя в цепи коллектора транзисторами Т5, То, включенными по схеме с общей базой. Выходной каскад ( транзисторы Т13 и Т14) работает в режиме АВ.  [5]

Третий каскад на транзисторах VT14 и VT15 является схемой сдвига уровня постоянного напряжения. Транзистор VT17 в эмиттерной цепи транзистора VT15 представляет собой термостабилизированный коллекторным переходом транзистора VT16 генератор тока.  [6]

Транзисторы 77, Т8 и резисторы R9, R10 и R12 входят в схему сдвига уровня. Такая схема сдвига уровня имеет большое входное сопротивление и малый входной ток ( ток базы эмит-терного повторителя), что позволяет взять большое сопротивление резистора R5 и получить высокий коэффициент усиления второго дифференциального каскада при малом ослаблении сигнала делителем.  [7]

8 Схема операционного усилителя. [8]

Как правило, операционный усилитель содержит входной дифференциальный каскад ( дифференциальный усилитель), схему сдвига уровня и выходную цепь, позволяющую получить требуемые динамический диапазон и выходное сопротивление.  [9]

Компаратор К554СА2 ( рис. 5.38) имеет два дифференциальных усилительных каскадч, выходной эмиттерный повторитель, стаби-литронные схемы сдвига уровня и цепь ограничения амплитуды выходного сигнала. Дифференциальный входной каскад ( VT1 и VT4) имеет обычное для интегральных ОУ малое напряжение смещения НУЛЯ. На эммитеры транзисторов VT1 и VT4 напряжение питания подается от генератора стабильного тока VT5, благодаря чему коллекторные токи транзисторов первого каскада почти не зависят от входного синфазного сигнала. Второй дифференциальный каскад ( VT3 и VT6) имеет балансную схему подачи смещения.  [10]

11 Сдвоенные операционные усилители КР1427УД1, К1423УД2. [11]

Компаратор К554СА2 ( рис. 5.38) имеет два дифференциальных усилительных каскгдч, выходной эмиттерный повторитель, стаби-литронные схемы сдвига уровня и цепь ограничения амплитуды выходного сигнала. Дифференциальный входной каскад ( VT1 и VT4) имеет обычное для интегральных ОУ малое напряжение смещения нуля. На эммитеры транзисторов VT1 и VT4 напряжение питания подается от генератора стабильного тока VT5, благодаря чему коллекторные токи транзисторов первого каскада почти не зависят от входного синфазного сигнала. Второй дифференциальный каскад ( VT3 и VT6) имеет балансную схему подачи смещения. В сбалансированном состоянии напряжение одиночного выхода этого каскада при колебаниях положительного напряжения питания не меняется.  [12]

13 Сдвоенные операционные усилители КР1427УД1, К1423УД2. [13]

Компаратор К554СА2 ( рис. 5.38) имеет два дифференциальных усилительных каскгдч, выходной эмиттерный повторитель, стаби-литронные схемы сдвига уровня и цепь ограничения амплитуды выходного сигнала. Дифференциальный входной каскад ( VT1 и VT4) имеет обычное для интегральных ОУ малое напряжение смещения нуля. На эммитеры транзисторов VT1 и VT4 напряжение питания подается от генератора стабильного тока VT5, благодаря чему коллекторные токи транзисторов первого каскада почти не зависят от входного синфазного сигнала. Второй дифференциальный каскад ( VT3 и VT6) имеет балансную схему подачи смещения. В сбалансированном состоянии напряжение одиночного выхода этого каскада при колебаниях положительного напряжения питания не меняется.  [14]

Через резистор R10 и транзистор ТЗ в схему вводится положительная обратная связь, компенсирующая ослабление сигнала, вносимое схемой сдвига уровня. Диод Д1 обеспечивает защиту оконечных транзисторов от перегрузки при слишком высоком, уровне сигнала. Вследствие питания от двух источников и дифференциальной схемы первого каскада подача смещения во входную цепь не нужна.  [15]



Страницы:      1    2