Cтраница 1
Схемы умножителей не отличаются от схем усилителей мощности высокой частоты. Двухтактная схема для удвоения частоты непригодна, так как в анодном контуре отсутствуют четные гармоники. [1]
![]() |
Соединение выводов при включении одной микросхемы КР1802ВР2. [2] |
Схема умножителя переходит в состояние не готова, фиксирует код операции и разрешает прием младшего слова делимого и делителя в регистры RG1 и RG2 с магистралей DA и DB соответственно. [3]
![]() |
Условное графическое обозначение КМ 1802 В Р5. [4] |
Схема умножителя с мультиплексированием и временная диаграмма его работы приведены на рис. 12.28 и 12.29 соответственно. [5]
Схема умножителя времени состоит из распределителя на ячейках И, реле времени и одновибратора. [6]
![]() |
Структурная схема умножителя с мультиплексированием. [7] |
Схема 16-разрядного умножителя, выполненного с использованием четырех умножителей КР1802ВРЗ и двухвходовых сумматоров, приведена на рис. 12.19, где CI - входы переноса, СО - выходы переноса, At, Bi - входы слагаемых, S - - выходы суммы. [8]
![]() |
Схемы выпрямителей с умножением напряжения. [9] |
Схемы умножителей напряжения приведены на рис. 30.6. На рис. 30.6 а приведена схема удвоителя напряжения с несимметричным входом. Эта схема работает следующим образом. В результате конденсатор С2 заряжается через диод VD2 практически до удвоенного значения импульсного напряжения. Выходное напряжение, снимаемое с конденсатора С2, поступает на нагрузку. [10]
Физически схема умножителя КР1802ВРЗ всегда производит операцию умножения целых чисел. Введение формата чисел, меньших 1 или дробных, производится путем условного определения весовых множителей разрядов сомножителей и вычисления весовых множителей произведения. [11]
Способ иллюстрируется схемой умножителя на рис. 2.10 а, где Я со) - частотная характеристика ФНЧ, обеспечивающего достаточное сглаживание; частотная характеристика фильтра Я2 ( ] о)) имеет нуль на нулевой частоте. Для приближенного анализа будем считать гипотезу фильтра выполненной ( ключевой элемент представлен идеальным умножителем), пренебрежем инерционностью быстродействующего канала и погрешностями точного ( основного), а погрешности вспомогательного канала будем считать линейными. [12]
![]() |
Типичная схема умножителя высокой частоты ( вариант. [13] |
Другой распространенный вариант схемы умножителя с включением транзистора по схеме с ОБ ( рис. 2.3) также приводится к эквивалентной схеме, показанной на рис. 2.2. Различие между схемами, таким образом, проявляется только в разной величине входного сопротивления. [14]
Микросхема представляет собой схему восьмиразрядного умножителя. Умножает два восьмиразрядных числа без знака или со знаком а дополнительном коде и выдает 16-разрядное произведение без знака или со - знаком. Состоит из умножающей матрицы 8x8, сумматора и блока ускоренного переноса. При выполнении умножения используется метод асинхронного последовательного сложения двух чисел. [15]