Cтраница 2
Из любого RS-триггера ( кроме асинхронного) можно образовать D-триггер, если подать информационные сигналы на один вход непосредственно, а на другой - через инвертор. Во многих случаях схемы D-триггеров строятся именно таким образом. [16]
RS-тригге-ра и отличается только входными сигналами. Для схемы рис. 2.18 необходимо подать парафазные сигналы С и С. В варианте схемы D-триггера на рис. 2 - 19 парафазность образуется введением дополнительного переключателя тока. [17]
Для реализации ряда функций в микропроцессорах применяются схемы с диодами Шоттки. На рис. 4.31 изображены схемы, используемые как элементы АЛУ. На рис. 4.32 показана схема тактируемого D-триггера, содержащего всего девять компонентов. Триггер используется при построении регистра программ. [18]
![]() |
Обозначение Г - триггера.| Варианты реализации Г - триггера.| Структурная схема ( а и обозначе - число Разрядов, преобразование ( б D-триггера ние последовательного кода 304. [19] |
Основное назначение D-триггера - задержка сигнала, поданного на вход D. Схема D-триггера представлена на рис. 4.33, а. [20]
![]() |
Схема тактируемого фронтом несимметричного Д - триггера, построенного из шести ячеек НЕ-И ( а, и диаграммы его работы ( б. [21] |
Как говорилось в предыдущем параграфе, 0-триггеры могут иметь дополнительный управляющий вход V. Если на вход V подан сигнал нуль, то триггер сохраняет свое предыдущее состояние. Если Vl, то DV-триггер работает точно так же, как и D-триггер. Схемы DV-триггеров мало отличаются от схем D-триггеров. [22]
Из любого RS-триггера ( кроме асинхронного) можно образовать D-триггер, если подать информационные сигналы на один вход непосредственно, а на другой - через инвертор. Во многих случаях схемы D-триггеров строятся именно таким образом. Так, например, если в схеме на рис. 1 - 10 6 один из информационных входов соединить с выходом элемента И-НЕ, к которому подключен другой информационный вход, то получится схема стробируемого двухступенчатого D-триггера со статическим входом и синхронной выдачей информации, который функционально не будет отличаться JOT синхронного двухступенчатого D-тригтера. Следует отметить, что образованный таким образом D-триггер будет правильно работать только в том случае, если длительность среза импульса синхронизации не превысит величины, определяемой временами срабатывания и разбросом в напряжениях срабатывания элементов схемы управления вспомогательным триггером. Такая зависимость от фронтов импульсов синхронизации характерна для многих схем D-тригтеров. [23]
![]() |
Обозначение Г - триггера.| Варианты реализации Г - триггера.| Структурная схема ( а и обозначе - число РАНДОВ, преобразование ( 5 D-триггера ние последовательного кода. [24] |
D-триггер может быть получен из Ж - триггера соединением входа Ус входом К через инвертор НЕ. Полученный таким образом вход будет называться D-входом. Схема D-триггера представлена на рис. 4.33, а. [25]