Cтраница 3
На рис. 3.2 показаны схемы дешифраторов на логических элементах с разветвлением на входе и выходе. В качестве элементов с разветвлением на входе могут быть использованы многовходовые логические элементы И, И-НЕ, ИЛИ, ИЛИ-НЕ. [31]
На рис. 4.41 приведена схема дешифратора на три входа, выполненного на трехвходовых ЭПЛ, имеющих положительные веса входов при величине логического порога переключения Тэ не более трех. [32]
Здесь десятичные цифры одна схема дешифратора зажигает одну из десяти неоновых ламп в зависимости от того, какова считываемая цифра. Свет от лампы через оптическую систему направляется на кинопленку. На линзе оптической системы изображены соответствующие цифры. Таким образом, на кинопленке фиксируется изображение считанной цифры. [33]
![]() |
Схема дешифратора, расшифровывающая параллельный код. [34] |
На рис. 13.13 представлена схема дешифратора, расшифровывающая параллельный код для двух переменных величин. [35]
На рис. 36 приведена схема дешифратора на три входа. Число, подлежащее расшифровке, записывается в триггерный регистр. Сам дешифратор составлен из шин, соединенных между собой диодами. [36]
На рис. 5.27 представлена схема ступенчатого дешифратора на 4 входа и i.6 выходов. В табл. 5.3 приведено сравнение раз личных типов дешифраторов по количеству диодов. [37]
![]() |
Шифратор с диодной матрицей.| Дешифратор полярности сигнала, выполненный на диодах. [38] |
На рис. 5.23 приведена схема дешифратора полярности сигнала, выполненная на диодах и резисторах. У этого дешифратора при положительной полярности входного импульса проводящим является диод VD1, и на выходе 1 дешифратора появляется положительный импульс относительно общей точки 0, а при отрицательной полярности входного импульса проводящим будет диод VD2, и на выходе 2 дешифратора появится отрицательный импульс. [39]
На рис. 59 приведена схема дешифратора лгрехразрядного параллельного двоичного кода. Три группы лопаток ггрохотрона подключены нвпосредетвешю к выходам ггрех триггеров. Половина тр-ипгеров, которые подключены к трохотрону, в нормальном состоянии заперта, и на всех трех группах лопаток имеется положительное относительно катода трохотрона напряжение Л 0 в. Это означает, что пучок в трохотроне три кодовой группе 000 ( импульсов яа входе дешифратора иет) находится в первой камере. После действия каждой кодовой группы схема возвращается в исходное состояние с помощью импульсов установки. Таким образом, при различных восьми сочетаниях импульсов в трехразрядной кодовой группе пучок попадает в различные камеры ггрохотрона. [40]
Возможны различные варианты построения схемы дешифратора; на рис. 9.26 показан один из таких вариантов-диодная матрица. [41]
Рассмотрим пример трассировки соединений схемы дешифратора. Схема содержит 17 микросхем, предварительно размещенных иа плате с минимизацией общей суммарной длины связей. [42]
Ори большой разобщенности объектов схемы дешифраторов строятся применительно к номеру данного объекта. [43]
Основной предпосылкой для построения схемы цифровых дешифраторов является теорема Котельникова. [44]
![]() |
Схема сдвигающего регистра, построенная на статических триггерах.| Схема дешифратора для двух переменных. [45] |