Cтраница 2
Различные схемотехнические возможности технического применения основных логических схем на МДП-транзисторах реализованы в сериях цифровых интегральных микросхем КД47, К178, КЮ7, R108 и др., выпускаемых отечественной промышленностью. [16]
При этом любая неисправность в основной логической схеме будет вызывать ошибку на одном из выходов jy, которая, поступив на обратную логическую схему, вызовет изменение в Ж, что будет зафиксировано схемой сравнения. Достоинством такого способа контроля являются меньшие аппаратурные затраты по сравнению с дублированием. [17]
Рассмотрим наиболее простой способ ускорения переходных процессов основной логической схемы на сопротивлениях. Кз, был взят равным сумме тока / со ( который нужно было подать в базу для надежного выключения) и дополнительного тока, идущего в сопротивления схемы и для сдвига уровня. Этот ток можно увеличить, включив в него составляющую, необходимую для уменьшения времени рассасывания и времени спада. Эту дополнительную составляющую тока находим по фиг. RA - / 3 - ( IRB - - IRc, был достаточно большим. Этот чистый ток базы выбирается по фиг. Это может дать некоторый эффект, но при попытке произвести расчет на предельные условия не обеспечит очень большого уменьшения переходных процессов, так как, например, для суммарного времени рассасывания и спада 0 5 мксек потребуется слишком большой обратный ток базы. [18]
![]() |
Логические схемы ИЛИ на типовом феррит-триод-ном модуле.| Схема ИЛИ на ФТЯ с подмагничиванием. [19] |
Путем различных сочетаний обмоток из модулей могут быть образованы как основные логические схемы ИЛИ, И, НЕ, так и более сложные. При составлении схем используется принцип разновременного запрета. [20]
![]() |
Ключевые схемы. [21] |
На рис. 3 - 69, а, б приведены основные логические схемы ИЛИ-НЕ и И-НЕ на комплементарных транзисторах. Транзисторы TI и Г2 С каналами р-типа отпираются при приложении к затворам отрицательных напряжений. Транзисторы Т3 и Г4 имеют каналы n - типа, и приложение к затворам отрицательных напряжений приводит к их запиранию. [22]
Для составления и анализа схем на логических элементах, как правило, используют три основные логические схемы - И, ИЛИ, НЕ, соответственно выполняющие логические операции умножения, сложения и отрицания. [23]
![]() |
Реализация монтажного ИЛИ на элементах ДТЛ-типа. [24] |
Для этих схем допустимы большие задержки распространения сигнала и мощность потребления, чем для основных логических схем. [25]
Но прежде чем изучать вопрос в этом аспекте, мы, естественно, должны рассмотреть основные логические схемы, при помощи которых выполняются основные логические операции. [26]
![]() |
Сравнение различных схем логики по мощности и быстродействию.| Малосигнальные модифицированные схемы ЭСЛ. [27] |
Первые поколения цифровых ИМС характеризовались фактором качества F 50 - ь 100 пДж, причем этот показатель мало зависел от типа основной логической схемы. [28]
Третий этап интеграции связан с созданием еще более сложных устройств, содержащих от 500 до 5000 компонентов и от 50 до 500 основных логических схем. [29]
![]() |
Логическая схема двоичного полусумматора. [30] |