Cтраница 3
В этой схеме логическая операция ИЛИ осуществляется с помощью резисторов. Отрицательное напряжение, соответствующее уровню 1, на любом из входов открывает транзистор, что обеспечивает уровень О на выходе схемы. Транзисторные логические схемы с резистивными связями ( РСТЛ), реализующие операцию ИЛИ-НЕ, показаны на рис. 6.23, а, б и в. При подведении напряжения к любому входу открывается соответствующий транзистор и напряжение на выходе становится равным нулю. [31]
Транзисторные логические схемы с непосредственными связями - схемы, в которых отсутствуют компоненты цепей связи и связь между элементами осуществляется непосредственно проводниками. Такие транзисторные логические схемы имеют в качестве компонентов только транзисторы и сопротивления коллекторных нагрузок. Для питания этих схем используют один низковольтный источник питания. Мощность, потребляемая транзисторными схемами с непосредственными связями, невелика. Величина логического перепада в них составляет несколько десятых долей вольта, поэтому время, затрачиваемое на перезарядку паразитных емкостей, мало. [32]
![]() |
Логическая схема CRTL.| Логические схемы DTL. [33] |
На рис. 1.8 приведен пример двухвходовой схемы И-ИЛИ на элементах CTRL. К недостаткам схем CTRL следует отнести значительную потребляемую мощность на вентиль ( Рср 30 мВт) и плохое согласование с другими транзисторными ИС из-за разнополярных логических уровней на выходе. Одним из недостатков CTRL-схем, затрудняющих создание ИС с высокой степенью интеграции, является наличие большого числа пассивных компонентов - резисторов. Этот недостаток, характерный для всех транзисторных логических схем, выполняемых на основе биполярных транзисторов, во многом явился причиной разработки интегральных схем диодно-транзисторной логики. [34]
Логические элементы на транзисторах используют схемы транзисторных ключей, которые могут находиться в одном из двух состояний. Одно состояние соответствует работе транзистора в режиме насыщения, в другом состоянии ключа транзистор закрыт. Используются также эмиттерные повторители, инверторы и схемы с непосредственными связями. На рис. 11.9 приведен один из транзисторных вариантов логической схемы И. В ней, как и в других транзисторных логических схемах, транзисторы работают в ключевом режиме. Выходной сигнал ( отрицательный импульс) появляется на выходе ( эмиттерном резисторе R3) только в случае, когда на оба входа одновременно подаются отрицательные отпирающие импульсы. Конденсаторы Свх во входных цепях уменьшают длительность фронта выходного импульса. [35]