Cтраница 1
Рассмотренные схемы триггеров являются основными из применяемых в вычислительных машинах. Однако следует отметить, что в вычислительных машинах на интегральных схемах основной схемой триггера является 5-триггер. [1]
Рассмотренные схемы триггеров широко используются в счетных и запоминающих ячейках и в других устройствах. [2]
Рассмотренная схема триггера имеет целый ряд недостатков, которые ограничивают возможности ее применения. Разработаны модификации схемы триггера, в которых ликвидированы те или иные недостатки. [3]
![]() |
Триггер с автоматическим смешением.| Триггер с катодной связью. [4] |
Помимо рассмотренной схемы триггера с анодно-сеточными связями и независимым смешением, существуют и другие варианты тригтерных схем. [5]
Недостатком рассмотренной схемы триггера является использование насыщенного режима транзисторов. Так как переходные процессы в схеме начинают развиваться только после выхода открытого транзистора из насыщения, скорость работы триггера снижается. Поэтому для работы на высоких частотах триггеры строятся по схемам с ненасыщенными транзисторами. [6]
![]() |
Условное обозначение триггера. [7] |
В рассмотренных схемах триггеров нулевое и единичное состояния представляются потенциальными сигналами, В связи с этим данные схемы относятся к классу статических триггеров. [8]
![]() |
Схема транзисторного реле. [9] |
Таким образом, статические режимы в рассмотренной схеме триггера описываются тремя уравнениями ( 334) - ( 336), в которые входят восемь величин, две из которых ( 3, 1К) являются параметрами транзистора, а значения Ек, Есм и Uвых чаще всего являются заданными величинами при расчете триггера. [10]
Следует иметь в виду, что в рассмотренных схемах триггеров за код 1 принимается низкий уровень сигналов, а за код 0 высокий, что объясняется спецификой построения данных схем. [11]
![]() |
Выделение импульсов с помощью ограничителей по амплитуде ( а и полярности ( б. [12] |
При этом на прямом выходе логический сигнал считается активным при наличии логической 1 ( лог. Следует отметить, что рассмотренные схемы триггеров представляют собой два взаимодействующих электронных ключа. [13]
![]() |
Схема триггера с автоматическим ( зависимым смещением.| Условное обозначение ЗД-триг-гера ( а и Г - триггера ( б. [14] |
Q соответствует большему потенциалу, то Q - меньшему, и наоборот. При этом на прямом выходе логический сигнал считается активным при наличии лог. Следует отметить, что рассмотренные схемы триггеров, по существу, представляют собой два взаимодействующих электронных ключа. [15]