Cтраница 1
![]() |
Схема счетчика с цепочками переноса. [1] |
Двоичные счетчики импульсов строятся из последовательно соединенных элементов с двумя устойчивыми состояниями, каждый из которых переходит из одного состояния в другое при поступлении на его вход импульса. Подсчитываемые импульсы поступают на вход первого элемента. [2]
![]() |
Многоступенчатый дешифратор на девять входов. [3] |
Двоичные счетчики импульсов в большинстве случаев строят на основе триггерных схем. Они могут производить как сложение импульсов - двоичные счетчики прямого счета, так и вычитание импульсов - двоичные счетчики обратного счета. [4]
![]() |
Двоичный счетчик импульсов. [5] |
Герконный двоичный счетчик импульсов, приведенный на рис. 9.5 ( а. СССР № 1030888), состоит из модулей в виде идентичных ферридов Р, Р %, РЗ ( для трехразрядного счетчика), каждый из которых имеет включающую / и выключающую 2 обмотки. Подсчитываемые импульсы поступают на вход Вх и подаются на переключающие контакт-детали / и 4 герконов старшего разряда. [6]
Достоинствами описанного двоичного счетчика импульсов являются весьма высокие уровни помехоустойчивости, радиационной устойчивости и устойчивость к кратковременным перегрузкам по току и напряжению. Герконный двоичный счетчик с успехом может использоваться в качестве переключателя электрических цепей с памятью. [7]
Модульная структура двоичного счетчика импульсов позволяет реализовывать его на большое число разрядов. [8]
Герконные реле с памятью позволяют реализацию двоичного счетчика импульсов, работающего в двоичном коде Джонсона. [9]
![]() |
Автомат, создающий эффект - бегущая тень, графлкн, поясняющее првнцшв его действия. [10] |
Триггеры микросхемы К155ТМ2 ( DD2), соединенные между собой последовательно, образуют двоичный счетчик импульсов, поступающих на его вход от генератора. В итоге на выходе первого триггера частота импульсов оказывается меньшей вдвое, а на выходе второго - вчетверо. [11]
Статические триггеры с двумя коллекторно-базовыми связями на транзисторах разного типа проводимости применяются в качестве делителей частоты следования импульсов, бесконтактных переключающих устройств релейного действия, бинарных ( двоичных) счетных ячеек ( одноразрядных двоичных счетчиков импульсов), двоичных запоминающих элементов. Триггеры представляют собой двухкаскадные неинвертирующие усилители, замкнутые петлей положительной обратной связи. [12]
Алгоритм реализуется следующим образом. После подачи команды Пуск с панели управления аппаратурных средств диагностирования на отдельные каналы платы реле, подлежащей проверке по результатам тестового контроля работоспособности АПС-1 и предварительно вставленной Б соответствующий разъем аппаратурных средств диагностирования, поочередно подаются возбуждающие воздействия. Эти сигналы формируются в результате воздействия на двоичный счетчик импульсов, поступающих от генератора импульсов. В свою очередь, счетчик выдает последовательную комбинацию двоичных чисел на дешифратор. Сигналы с дешифратора через усилители, преобразующие логические 1 в номинальное напряжение обмоток управления проверяемых реле ( 24 В), поступают на соответствующие каналы платы реле. Нечетные сигналы, напротив, снимают возбуждение с обмоток реле. [13]
При появлении напряжения на выходе стабилизатора напряжения начинает работать синхронизатор УЗТ, собранный на микросхемах. Он вырабатывает временную последовательность импульсов а, е, с, р, d, необходимую для работы функциональных узлов УЗТ. Центральным узлом синхронизатора является кварцевый автогенератор, собранный на микросхемах и генерирующий импульсы с частотой 1 28 МГц. Указанные импульсы подаются на вход двоичного счетчика импульсов. [14]
В такой регистр код сигнала в двоичной форме может быть введен как последовательно, так и параллельно. Вывод сигнала из регистра выполняется последовательно или параллельно. Кодовый единичный последовательный сигнал запоминается на последовательной цепочке триггеров. Цепочка из триггеров при подаче на вход первого триггера последовательности импульсов работает как двоичный счетчик импульсов или преобразователь единичного последовательного кода в параллельный двоичный. [15]