Cтраница 3
Это приводит к тому, что сигнал на вход последнего триггера приходит лишь тогда, когда все предыдущие триггеры переключились. Изменение каждого из выходных сигналов от z0 до z, происходит с задержкой, равной времени срабатывания триггера. В многоразрядных последовательных счетчиках высокая частота следования импульсов счета может привести к тому, что п-й триггер не успеет переключиться до прихода следующего импульса счета. Поэтому период следования импульсов счета при использовании выходных кодов в процессе вычислений должен быть больше времени распространения сигнала в цепи. [31]
![]() |
Разряды сумматоров на три входа. [32] |
Рассматриваются примеры построения основных пересчетных схем. Счетчик предназначен для подсчета числа сигналов ( импульсов), поступающих на его вход, и фиксации этого числа в виде кода, хранящегося в триггерах. В простейшем последовательном счетчике каждый входной импульс изменяет состояние триггера ( типа Т) младшего разряда. [33]
![]() |
Архитектура однокристальной микро - ЭВМ ( а и отличительные особенности. [34] |
Адресное поле 1К разбито на 16 страниц по 64 байта. Адрес страницы задается 4-раз-рядным регистром адреса страницы ( РА), а 6-разрядный счетчик команд ( PC) адресует 64 команды внутри каждой страницы. PC не является последовательным счетчиком. Счет осуществляется по псевдослучайному закону, приведенному в табл. 19.4. Изменение порядка выборки команд программы осуществляется командами условного перехода BR, возврата из подпрограммы RETN. По командам BR и CALL осуществляется занесение PC 6-разрядного адреса перехода из адресного поля W этих команд. Одновременно в РА загружается 4-разрядный адрес страницы перехода из буферного регистра адреса страницы РВ. [35]
Разработка современных цифровых систем выдвигает требование унификации схем и конструкций. Поэтому особенно существенным становится свойство универсальности функциональных узлов. Так как четырехэлементные триггеры ( рис. 10.8, а, б) практически применимы лишь в схемах с ограниченными возможностями ( последовательные счетчики и регистры сдвига), а триггер, изображенный на рис. 10.7, а, уступает по оборудованию триггеру, изображенному на рис. 10.7, б, то наиболее приемлемыми для применения в качестве унифицированных становятся схемы, показанные на рис. 10.7, б и 10.9, а. При этом последний триггер обладает улучшенной организацией установочных входов, возможностью применения в регистрах сдвига с одной связью между разрядами без возникновения критических гонок и возможностью построения простых регистров сдвига с комбинированным продвижением информации ( в частности, реверсивных) и регистров со сдвигом разрядов от разновременных сигналов. [36]