Установка - триггер - Большая Энциклопедия Нефти и Газа, статья, страница 1
И волки сыты, и овцы целы, и пастуху вечная память. Законы Мерфи (еще...)

Установка - триггер

Cтраница 1


Установка триггера Т1 в состояние 1 производится с задержкой на время переключения этого триггера. За это время кадр С успевает записаться в буферную память. После записи триггер Т1 своим инверсным выходом ( сигналом 0) блокирует работу элементов И. После передачи кадра С в блок управления передачей регистр Р4 очищается и на выходе элемента ИЛИ - НЕ появляется сигнал I, устанавливающий триггер Т1 в состояние 0 и разрешающий запись нового кадра С в буферную память. Одновременно подаются тактирующие импульсы на вход регистра Р4 блока управления передачей для передачи кадра А после передачи кадра С и записи в регистр Р4 очередного кадра А. В это же время устанавливается в состояние 0 счетчик блока управления передачей.  [1]

Установка триггера Т1 в состояние 1 производится с задержкой на время переключения этого триггера. За это время кадр С успевает записаться в буферную память. После записи триггер Т1 своим инверсным выходом ( сигналом 0) блокирует работу элементов И. После передачи кадра С в блок управления передачей регистр Р4 очищается и на выходе элемента ИЛИ - НЕ появляется сигнал 1, устанавливающий триггер Т1 в состояние 0 и разрешающий запись нового кадра С в буферную память. Одновременно подаются тактирующие импульсы на вход регистра Р4 блока управления передачей для передачи кадра А после передачи кадра С и записи в регистр Р4 очередного кадра А. В это же время устанавливается в состояние 0 счетчик блока управления передачей.  [2]

Установка триггеров имеет определенные особенности. Если сигнал на выходе Q триггера Ti равен единице, то сигнал установки, воздействуя на триггеры Tt и Т2, устанавливает их в состояние, соответствующее уровню логического О на выходах Q. Поступая через устройство задержки Dt, отрицательный скачок напряжения через время t3 достигает входа S триггера 7 а. Если сигнал установки к этому времени закончился, то сигнал на входе S установит триггер 7 2 в состояние, соответствующее логической I на его выходе Q. Требуемое значение сигнала ( Q 0) на выходе триггера Т2 получено не будет.  [3]

Установка триггеров имеет определенные особенности. Если сигнал на выходе Q триггера Гх равен един ще, то сигнал установки, воздействуя на триггеры TI и Т2, устанавливает их в состояние, соответствующее уровню логического О на выходах Q. Требуемое значение сигнала ( Q0) на выходе Тг не будет получено.  [4]

Установка триггеров в исходное состояние для приема и преобразования новой комбинации производится импульсом сячейки 14 распределителя. Цепи сброса триггеров Т - Т5 показаны на схеме, а цепи сброса триггеров регистра во избежание загромождения рисунка не показаны.  [5]

Установка триггера в одно из со-состояний выполняется, как известно, нулевым управляющим сигналом, который может появиться на выходе элементов Э1 и Э2 только при наличии разрешающего единичного сигнала на входе С. C S-триггер ( рис. 142) построен на элементах ИЛИ - НЕ. Его особенность заключается в том, что все входы у него инверсные. Единичный управляющий сигнал на выходе элементов Э1 или Э2 может появиться только при наличии на входе С нулевого сигнала.  [6]

Установка триггера ТРАБ-А вызывает сброс триггера ТАДР-К. УВУ устанавливает на ШИН-А адрес ВУ, сопровождая его сигналом АДР-А. Адрес ВУ принимается в буфер данных и выдается в арифметический блок, где он сравнивается с адресом, выданным на ШИН-К. В случае равенства адресов байт команды выдается через буфер данных на ШИН-К и устанавливается триггер ТУПР-К. УВУ отвечает на сигнал УПР-К байтом состояния на ШИН-А, сопровождая его сигналом УПР-А. Байт состояния ВУ принимается в буфер данных и выдается в арифметический блок, где анализируется на равенство нулю. Если выданная команда не была немедленной или в ВУ не произошло ошибки, то байт состояния ВУ должен быть нулевым. В этом случае устанавливается триггер операции данных ТОД и ТИНФ-К. В текущем ССП устанавливается КУ 0 и осуществляется переход к выборке.  [7]

8 Схема регистра на RS - [ IMAGE ] Схема передачи парафаз-триггерах иых кодовых сигналов в регистрах. [8]

Установка триггеров регистра в состояние 0, прежде чем записать в них информацию, ведет к затратам времени. Для увеличения быстродействия регистров используется парафазная передача информации с регистра на регистр.  [9]

10 Схема регистра на RS-rpm - [ IMAGE ] Схема передачи парафазных катерах довых сигналов в регистрах. [10]

Установка триггеров регистра в состояние 0, прежде чем записать в них информацию, ведет к затратам времени.  [11]

Установка триггера признака подпрограммы CL схемы состояния осуществляется командой Обращение к подпрограмме. При этом разрешается запоминание адреса возврата и блокируется переход к другим подпрограммам. Сброс триггера CL происходит при возвращении в основную программу.  [12]

Установку триггеров регистра в состоянии 0 или 1 в соответствии со значениями разрядов входного слова называют приемом информации в регистр. Прием слова в регистр можно выполнить, подавая соответствующие сигналы на входы установки или сброса триггеров.  [13]

После установки триггеров можно начинать заполнение регистра, запись заданного кода, которую осуществляют парами импульсов - сигналами кода, поступающими на шину Вход и сдвинутыми относительно них на время, не меньшее Т0, сигналами сдвига. Сигналы сдвига соответствуют импульсам со значением амплитуды, равным уровню логической 1, для любого разряда.  [14]

После установки триггеров можно начинать заполнение регистра, запись заданного кода, которую осуществляют парами импульсов-сигналами кода, поступающими на шину Вход и сдвинутыми по отношению к ним на время, не меньшее тс, сигналами сдвига.  [15]



Страницы:      1    2    3    4    5