Фаза - выборка - Большая Энциклопедия Нефти и Газа, статья, страница 1
Чтобы сохранить мир в семье, необходимы терпение, любовь, понимание и по крайней мере два телевизора. ("Правило двух телевизоров") Законы Мерфи (еще...)

Фаза - выборка

Cтраница 1


1 Обобщенная структурная схема микропроцессорного вычислительного устройства. [1]

Фаза выборки состоит из трех шагов: сначала адрес команды из СК выставляется на ША, затем происходит выборка кода коман - ДЫ ИЗ ПЗУ и передача его через ШК или ШД в регистр команд ЦПЭ, после чего производится дешифрация этого кода в ДШК.  [2]

На фазе выборки команда выбирается из памяти и декодируется.  [3]

Теперь рассмотрим фазу выборки микрокоманды. Еще 35 не требуется для стабилизации выходов секвенсера. Суммарное время на выборку составляет 15 -) - 40 - f - 35 - j - 65 155 не.  [4]

5 Структура служебных команд ( а-в и узлы, участвующие в выполнении команды условного перехода ( г. [5]

При двух адресных командах фаза выборки операндов продолжается выборкой второго операнда. Первый операнд в этом случае передается из РО в другой аналогичный регистр.  [6]

Описанная фаза цикла команды называется фазой выборки. После нее наступает исполнительная фаза: устройство управления генерирует последовательность сигналов, необходимую для выполнения команды; за это время содержимое счетчика команд увеличивается на единицу - формируется адрес команды, следующий по порядку за выполняемой; он хранится в счетчике до прихода сигнала, задающего начало очередного цикла команды.  [7]

Чтобы определить базовый цикл, нужно вычислить фазы выборки и выполнения в наихудшем случае. Подробные временные диаграммы обеих фаз показаны на рис. 10.12. Наиболее продолжительный маршрут фазы выполнения в тракте данных включает ввод операнда через мультиплексор, выполнение операции и запоминание результата в аккумуляторе. Для этого случал максимальная задержка вычисляется следующим образом. В управляющей памяти нарастающий фронт CLK1 загружает микрокоманду во внутренние защелки, и с задержкой 15 не она появляется на выходе управляющей памяти.  [8]

Когда команда состоит из 2 или 3 байт, фаза выборки команды повторяется соответственно 1 или 2 раза.  [9]

Выполнение любой операции над содержимым сдвигового регистра в течение одного такта распадается на несколько фаз выборки содержимого и выполнения над ним логических операций.  [10]

11 Временная диаграмма. [11]

Как видно из рис. 13 3, данная временная диаграмма изображает цикл команды, состоя - м м м щий из трех машинных циклов: первые два из них ( Mi и М2) относятся к фазе выборки команд, а третий ( М) - к фазе выполнения команды. Код операции считывается в течение цикла Мь а в течение цикла М 2 определяется адрес порта. Цикл М3 отводится на считывание данных из порта и пересылку их в МП.  [12]

13 Команды микропроцессора Intel 8085A, реализующие пересылку данных и ввод-вывод. [13]

Командный цикл микроЭВМ реализуется почти так же, как и в мини - ЭВМ. Он включает фазы выборки и исполнения, каждая из которых состоит в свою очередь из более мелких шагов.  [14]

15 Основные фазы работы микросистемы. [15]



Страницы:      1    2