Cтраница 2
![]() |
Блок-схема измерительного комплекса. [16] |
Датчик импульса запуска электронных осциллографов в совокупности с блоком согласования обеспечивает запуск разверток с опережением сигналов реакции изделий на излучение, требуемым для качественной записи импульса реакции и его фронта. Опережение определяется временем срабатывания схемы развертки осциллографа и длительностью фронта воздействующего излучения. [17]
Формирователь импульсов запуска основной развертки подключается к тому каналу, в котором производится поиск, в данном случае к каналу вертикального отклонения. Уровень запуска первоначально устанавливается соответствующим 1 5 деления масштабной сетки. Если амплитуда исследуемого сигнала, поступающего в схему синхронизации, достаточно велика, чтобы сигнал пересекал установленный уровень запуска, и появляется импульс запуска развертки, то поиск продолжается в этом поддиапазоне. Когда же исследуемый сигнал представляет собой периодическую последовательность импульсов, характеризуемую большой скважностью ( Q2), то проводится второй цикл поиска, при котором измеииется знак уровня запуска - устанавливается уровень, соответствующий - 1 5 деления масштабной сежи. [18]
Меньшее влияние импульс запуска оказывает в схеме, представленной на рис. 8.1, где ток запуска не проходит через конденсатор С2, а замыкается через эмиттерный переход транзистора Tz. Пока не закончится процесс рассасывания избыточного заряда напряжение на базе практически не меняется, поэтому начальный заряд конденсатора С2 здесь во время запуска изменяется незначительно и изменением начального напряжения конденсатора А с2 можно пренебречь. [19]
Модулятор преобразует импульсы запуска по длительности и обеспечивает нужную мощность для управления ГВЧ. [20]
![]() |
Схема трехразрядного суммирующего последовательного. [21] |
Поскольку все импульсы запуска являются необходимыми и достаточными ( лишних нет), нет и необходимости их блокировки, что подтверждается диаграммами Вейча ( рис. 15.21), построенными на основе векторных диаграмм ( см. рис. 15.20) и обратных таблиц истинности синхронного Г - триггера. [22]
С окончанием импульса запуска транзистор Г, открывается и снова оказывается в насыщении. [23]
![]() |
Характеристики интегрального логического элемента типа ТТЛ.| К определению состояний равновесия в триггере на логических элементах. [24] |
При действии импульса запуска и:, 0, достаточного для снижения i / nxi до VMi 1 / перо, потенциал VBHH возрастает, что вызывает увеличение потенциала Vnxo. [25]
Делитель частоты импульсов запуска предназначен для формирования импульсов запуска циклов для работы с необходимой частотой. [26]
Предполагается, что импульс запуска имеет идеальную прямоугольную форму. [27]
![]() |
Интегрирующая цепочка. [28] |
Аналогичным образом формируются импульсы запуска строчной развертки. [29]
![]() |
Схема триггера с указанием токов в исходном состоянии устойчивого равновесия. [30] |