Импульс - триггер - Большая Энциклопедия Нефти и Газа, статья, страница 2
Формула Мэрфи из "Силы негативного мышления": оптимист не может быть приятно удивлен. Законы Мерфи (еще...)

Импульс - триггер

Cтраница 2


16 Структурная схема фотоэлектрического преобразователя угла поворота в число импульсов ( а и характеристики процессов в нем ( б.| Структурная схема цифрового вольтметра число-импульсного преобразования. [16]

На стеклянный диск Д нанесены две дорожки с чередующимися прозрачными и непрозрачными участками, сдвинутыми относительно друг друга на половину деления. Импульс с ФЭг после усилителя У1 перебрасывает триггер Тг. Импульс триггера после дифференциатора Дф1 проходит через ключ Клг на счетчик. Обратный переброс триггера осуществляется инвертором Инв.  [17]

С коллекторов транзисторов симметричного триггера коммутирующие импульсы через резисторы 2R117 и 2R120 поступают на входы ЭК - Схема работает следующим образом: когда на первом входе ЭК ( 2КТ20) из канала прямого сигнала приходит поднесущая Ед-E Y на второй вход ЭК ( 2КТ9), то из канала задержанного сигнала приходит поднесущая Е г - Е в из предыдущей строки. В этот момент на первый вход ЭК ( 2КТ20) от симметричного триггера поступает положительный коммутирующий импульс, на второй вход ЭК ( 2КТ9) - отрицательный. Под действием импульсов триггера диагональные ветви ЭК запираются, а прямые ветви - диоды 2Д20 и 2Д21 - отпираются и сигналы цветности беспрепятственно поступают в свои каналы.  [18]

19 Схемы синхронного Д5 - триггера ( а и D-триггера ( б.| Структура двухступенчатого D-триггера.| Двухступенчатый Г - триггер с запрещающими связями. [19]

Среди триггеров типов D и Т наибольшее распространение получили триггеры, тактируемые фронтом. Такие триггеры строятся по двухступенчатой схеме. Двухступенчатые триггеры состоят из двух тактируемых импульсом триггеров ( основного и вспомогательного), которые синхронизируются взаимно инверсными тактовыми сигналами. При воздействии тактового импульса информация со входа ведущего триггера Т переписывается на его выход.  [20]

Передним фронтом сигнала триггера нижнего уровня через диод Д2 и повторитель Ts заряжается до амплитудного значения конденсатора Сг. По окончании импульса конденсатор разряжается на сопротивление, включенное параллельно диоду Д2, и воздействует на триод Т10 дифференциального усилителя. На выходе схемы возникает стандартный сигнал. Лишь по окончании импульса триггера нижней границы конденсаторы Сх и С2 разряжаются, причем вследствие идентичности их цепей разряда обеспечивается равенство сигналов на базах триодов дифференциального усилителя. Происходит блокировка, и выходной импульс отсутствует. Для описанной схемы характерна привязка времени опроса конденсатора промежуточной памяти к моменту окончания импульса триггера нижнего канала, что делает схему некритичной к длительности и фронту нарастания сигнала ( если, конечно, успевает зарядиться конденсатор CJ. В то же время должна быть исключена возможность работы триггерных элементов в режиме одновибратора.  [21]

Преобразователем сигнала триггера часто служит интегрирующая ячейка с линейным зарядом накопительного конденсатора. Амплитуда напряжения на нем пропорциональна измеряемому интервалу времени. Определяют среднее число импульсов вспомогательного генератора, совпавших с сигналами триггера за большое число ( например, 100) посылок зондирующего импульса. Это число пропорционально длительности импульса триггера. Его удобно преобразовать в цифровую форму.  [22]

На вход Б прибора подается сигнал с частотой 120 МГц, зоны по питающим напряжениям 4 В и - 4 В должны быть не уже 10 % от номинала. Если нельзя установить нужных зон по напряжению 4 В, необходимо с помощью осциллографа С1 - 15 / 8 проверить амплитуду и длительность импульсов на диодах формирователей и длительность положительного фронта импульсов с триггеров. Малая амплитуда и большая длительность импульсов на формирователях и длительность фронта импульсов триггера более 2 не означает, что диоды имеют завышенное значение емкости и их необходимо заменить.  [23]

Блокинг-генератор Б Г генерирует импульсы особой формы. При положительном импульсе происходит считывание записи на элементе сравнения и одновременно подготовка к очередной записи. Отрицательный импульс малой мощности нужен для запуска триггера с одним устойчивым состоянием. При опрокидывании триггера в неустойчивое состояние блокинг-генератор отключается, импульс подается на ключ ЗУ г. За время длительности t импульса триггера РТ состояние объекта изменяется на величину, обусловленную разрешающей способностью регулятора. При этом, если и г С U lt то движение исполнительного элемента сохраняется; при U 2 U l происходит реверс.  [24]

Счетчик циклов в блоке управления ( см. рис. 2.7) предназначен для формирования импульса сброса после одного или ста циклов работы преобразователя информации. Цикл работы преобразователя информации начинается с нажатия кнопки ПУСК, когда формируется один импульс с определенными параметрами, который поступает на синхронизатор привязки к частоте сети. Синхронизатор вырабатывает импульс, поступающий на синхронизатор привязки к основной частоте и появляющийся одновременно с первым импульсом от формирователя импульсов частоты сети. Синхронизатор привязки к основной частоте вырабатывает импульс, переключает триггер Работа в состояние 1 и устанавливает все узлы прибора в исходное состояние. При переключении триггера посылается сигнал разрешения работы дешифратора, после чего начинается работа формирователя микроцикла. Под воздействием высокого уровня импульса триггера Информация и тактовых импульсов последовательности ТИВ схема И формирует импульсы запуска АЦП.  [25]

Передним фронтом сигнала триггера нижнего уровня через диод Д2 и повторитель Ts заряжается до амплитудного значения конденсатора Сг. По окончании импульса конденсатор разряжается на сопротивление, включенное параллельно диоду Д2, и воздействует на триод Т10 дифференциального усилителя. На выходе схемы возникает стандартный сигнал. Лишь по окончании импульса триггера нижней границы конденсаторы Сх и С2 разряжаются, причем вследствие идентичности их цепей разряда обеспечивается равенство сигналов на базах триодов дифференциального усилителя. Происходит блокировка, и выходной импульс отсутствует. Для описанной схемы характерна привязка времени опроса конденсатора промежуточной памяти к моменту окончания импульса триггера нижнего канала, что делает схему некритичной к длительности и фронту нарастания сигнала ( если, конечно, успевает зарядиться конденсатор CJ. В то же время должна быть исключена возможность работы триггерных элементов в режиме одновибратора.  [26]



Страницы:      1    2