Очередной тактовый импульс - Большая Энциклопедия Нефти и Газа, статья, страница 4
Россия - неунывающая страна, любой прогноз для нее в итоге оказывается оптимистичным. Законы Мерфи (еще...)

Очередной тактовый импульс

Cтраница 4


О - т р и г г е р ( рис. 104, б) управляется только сигналом по входу D. Вход С служит для подачи сигнала синхронизации. Изменение уровня выходного сигнала Q ( и Q) задерживается относительно уровня входного до поступления на вход С очередного тактового импульса.  [46]

Они отличаются, главным образом, подключением обмоток трансформатора. В случае рис. 11 а в цепи вторичной обмотки отсутствует диод, благодаря чему схема содержит меньше элементов. Однако уровень импульсной помехи на входе внеочередного звена существенно зависит от того, до какой величины ( к моменту прихода очередного тактового импульса) успел нарасти потенциал на аноде работавшего тиристора.  [47]

Испытуемый должен, наблюдая свечение табло, возможно быстрее нажать кнопку того же цвета. Четкость действий и быстроту реакции определяет логическое устройство, которое фиксирует совпадение цвета раздражителя и нажатой кнопки, определяет уложился ли испытуемый в установленный интервал времени реакции, в случае удачной попытки ( кнопка нажата безошибочно и вовремя) формирует короткий импульс, поступающий на вход счетчика удачных попыток. В случае ошибки ( если цвет нажатой кнопки и предъявленного раздражителя не совпадает или нажатие выполнено с опозданием) логическое устройство формирует короткий импульс, подаваемый на вход счетчика ошибок, а при нажатии любой кнопки формирует импульс сброса, подаваемый на генератор случайного цвета, в результате чего табло гаснет и загорается только после поступления очередного тактового импульса.  [48]

Первый цикл записи производит перезапись кода знака минус 0001 из тетрады триггеров А в тетраду ферритовых сердечников 16-го разряда регистра MR. Триггеры UV и MZ переводятся в рабочее, а триггер А1 - в исходное состояние. Одновременно положительный перепад напряжения с выхода A1F опрокидывает триггер Е1 в рабочее состояние. Очередной тактовый импульс через схему К50 опрокидывает триггер Е1 в исходное состояние. С выхода триггера сигнал 0 поступает на вход и закрывает схему К.  [49]

Очередной тактовый импульс S через схему К365 ( 3D) опрокидывает триггер F34 в исходное состояние. В результате с выхода Е инвертора N120 сигнал 0 поступает на вход схемы К370 и снимает блокировку с устройства синхронизации. Положительный перепад напряжения с выхода схемы поступает на вход дифференцирующей цепи и опрокидывает триггер F33 в рабочее состояние. Очередной тактовый импульс S поступает на вход схемы К359 и обеспечивает выполнение 2-го цикла считывания.  [50]

51 Принципиальная схема ( а и условное обозначение ( б И-триггера. [51]

D-триггер выполнен на универсальных логических элементах И-НЕ. Сигнальным входом триггера является вход D. Появление очередного тактового импульса на входе С приведет к установлению триггера в состояние, при котором напряжение на его выходе равно единице. Однако во время действия тактового импульса с единичной амплитудой напряжение на выходе инвертора DDL2, включенного в цепь сигнала синхронизации, соответствует нулевому уровню.  [52]

D-триггер выполнен на универсальных логических элементах И-НЕ. Сигнальным входом триггера является вход D. Появление очередного тактового импульса на входе С приведет к установлению триггера в состояние, при котором напряжение на его выходе равно единице.  [53]

54 Регистр сдвига на интегральной микросхеме К155ИР1. [54]

И создает на выходе элемента XV нулевой потенциал, подаваемый на все входы С триггеров. При подаче первого нулевого тактового импульса на вход Ci на выходе элемента XV образуется сигнал 1, поступающий на входы С триггеров, ч Поскольку подготовленным оказывается триггер XI, он и переключается. Положительный потенциал с выхода QI поступает на верхнюю схему И элемента / /, сигнал О с нее подается на вход R триггера XII и, будучи проинвертирован в элементе VIII, в виде единицы поступает на вход S. Таким образом подготавливается триггер XII, который переключается при поступлении очередного тактового импульса, подготавливая очередной триггер. Происходит сдвиг информации от триггера XI к триггеру XIV. Последовательный код снимается с выхода Q путем подачи тактовых импульсов на вход Сь Параллельный код может быть снят, например.  [55]

Входной транзисторный усилитель / отличается большим коэффициентом усиления и снабжен транзисторными М DM узлами для снижения дрейфа нуля. Усиленное напряжение в отрицательной полярности подается на интегратор 2 и вызывает нарастание выходного напряжения. В принципе этот импульс и может быть использован для возврата выходного напряжения интегратора к начальному уровню. Однако возможны случаи совпадения моментов перехода пилообразного напряжения через уровень Е0 и появления очередного тактового импульса, и при этом не исключены дрожания переднего фронта прямоугольного импульса. Для устранения этого используется второй канал ( / /) для образования прямоугольного импульса. Тактовые импульсы ( сдвинутые по фазе по сравнению с импульсами канала /) проходят через селектор 5 и образуют на выходах триггера б прямоугольный импульс. Положительный импульс, поданный на вход интегратора, вызывает крутой сброс выходного напряжения, а с окончанием импульса возобновляется линейное нарастание напряжения.  [56]

Рассматриваемый регистр может быть использован также в асинхронно-синхронном режиме. В этом случае питание функциональной части элемента рис. 3.4 производится от источника тактовых импульсов и, следовательно, данный элемент работает как чисто синхронный элемент. Тактовые импульсы могут подаваться как первой фазы ( TMi), так и второй ( ТИ2), в зависимости от условий временного согласования работы регистра с последующими узлами логического устройства. Сигнал записи должен поступать из управляющего устройства синхронно с тактовыми импульсами, точнее - совпадать с очередным тактовым импульсом. Кроме того, сигнал записи должен поступать несколько позднее сигналов входных данных, для того чтобы исключить влияние фронтов этих сигналов.  [57]

Такую схему построения триггеров называют схемой ведущий - ведомый или хозяин - раб. Сигнальным входом триггера является вход D. Вход С служит для подачи тактовых импульсов. Появление очередного тактового импульса на входе С приведет к установлению триггера в состояние, при котором напряжение на его выходе равно единице. Однако во время действия тактового импульса с единичной амплитудой напряжение на выходе инвертора Уа, включенного в цепь сигнала синхронизации, соответствует нулевому уровню. Сигнал на входе С триггера Т2 является нулевым, и переключения триггера Т2 не происходит. Однако как только закончится тактовый импульс, сигнал на входе С триггера 7 2 принимает единичное значение. Поскольку выходные напряжения Q и Р триггера 7 сохранили свои значения, то появление единичного напряжения на входе С триггера Т2 приведет к переключению этого триггера в состояние, соответствующее единичному уровню на выходе Q.  [58]

Элементы задержки ЛЗ, включенные в цепь обратной связи с выходов Q и Q на информационные входы 5 и R, обеспечивают устойчи-зую работу схемы. Логический О с выхода вентиля Вг, поступая на вход вентиля Д, закрывает его. Q на вход вентиля Bt должна быть больше длительности тактового импульса. При этом вентиль В2 будет открыт на все время дейст-зия тактового импульса, и переброс схемы будет устойчивым. С приходом очередного тактового импульса вентили меняются местами и про - 1сходит обратный переброс схемы. В Г - триггерах, выполненных на тотенциальных логических элементах, роль ЛЗ выполняют либо юполнительные триггеры того же типа, либо специальные компоненты, например, диоды с накоплением заряда.  [59]

J триггера Уь последний подготовлен к переключению и ближайшим тактовым импульсом переключается в состояние, соответствующее логической 1 на выходе и логическому О на инверсном выходе. Счетчик оказывается подготовленным к счету тактовых импульсов. У отсчитываются счетчиком, в результате чего логические уровни напряжений на выходах разрядов счетчика по мере прихода тактовых импульсов изменяются. Данный сигнал передается на вход / ( триггера yt; очередной тактовый импульс переключит триггер в состояние, соответствующее логическому О на выходе и логической 1 на инверсном выходе. Сигнал с инверсного выхода триггера Ух подается на асинхронный вход сброса R счетчика У2; счетчик устанавливается в исходное положение, соответствующее логическому О на выходе каждого разряда.  [60]



Страницы:      1    2    3    4