Cтраница 1
Инверсия входного сигнала I отображена на выходе символом Y. Транзистор VT1 не может дать базовый ток 1Б транзистору VT2 ( сч. [1]
При инверсии входного сигнала ( инверсию на схемах обозначают кружком на соответствующем выводе элемента) элемент И ( рис. 1.6, б) реализует логическую функцию xf у, называемую запретом, в этом случае при у 1 сигнал х не передается на выход. При инверсии выходного сигнала ( рис. 1.6, в) рассматриваемый элемент реализует функцию х [ у, называемую отрицанием конъюнкции или функцией Шефера. [2]
![]() |
Диодная схема или ( а. схема или на ППТ ( б. диодно-трансформаторная схема или ( в. условное изображение схемы или ( г. [3] |
Ячейка не выполняет логическую операцию инверсии входного сигнала. Если на входе ячейки имеет место код 1, то ячейка вырабатывает код О и наоборот. Обычно в качестве ячеек не используются инвертирующие ламповые и полупроводниковые усилительные каскады, трансформаторы и другие инверсные схемы. [4]
При использовании только одного входа ( рис. 1.6, е) элемент НЕ реализует операцию логической инверсии входного сигнала. [5]
На рис. 8.4 приведена микросхема КР559ИП14, предназначенная для использования в двунаправленном однопроводном интерфейсе с выполнением функции восьмиразрядного приемопередатчика без инверсии входных сигналов. Действие управляющих сигналов на входах 9 и / / такое же, как на рис. 8.3, только передача сигналов от Л к В и обратно производится в прямом коде. [6]
Если в схеме рис. 10.5, a t / BX UQ э 0 и / б / б н, то транзистор находится в режиме насыщения и 1 / вых икэп - ПРИ вх тРанзистор переходит в режим отсечки и / вых - к - Таким образом, переход транзистора из режима насыщения в режим отсечки обеспечивает инверсию входного сигнала. [7]
При символическом изображении вентиля предполагается, что он использует положительную логику. В последнем случае эти кружки обозначают инверсию входных сигналов, которые поступают на вентиль ИЛИ, работающий, согласно первоначальному определению, при положительной логике. [8]
Основной статической характеристикой логических элементов является зависимость напряжения на выходе от напряжения на одном из входов ( при потенциальных значениях напряжений на остальных входах), называемая передаточной характеристикой. Существуют два типа передаточных характеристик: с инверсией и без инверсии входного сигнала. [9]
В момент прекращения тактового импульса транзисторы Т2 и Т3 закрываются, и паразитная емкость СПар оказывается изолированной от входа элемента. Таким образом, в любом случае в элементе осуществляется задержка во времени и инверсия входного сигнала. [10]
Реализация логической функции И возможна в виде инверсии логической суммы инверсий входных сигналов. [11]
![]() |
Функциональная схема парад - [ IMAGE ] Функциональная схема. [12] |
На рис. 3.40 приведена функциональная схема одноразрядного комбинационного сумматора, построенного только на элементах И - НЕ, имеющих два и три входа. В этом сумматоре на входах действуют РИС - 3 - 38 - Струк-только прямые значения входных переменных; выходные сигналы получают в виде инверсий входных сигналов. [13]
На основе (8.5) можно получить выражение, аналогичное (8.3), с помощью которого определяется абсолютная погрешность сумматора. Нетрудно видеть, что с ростом числа входов ошибка суммирования инвертирующего сумматора будет увеличиваться. В связи с этим для сумматора необходимо выбирать ОУ с параметрами, которые в какой-то степени приближаются к идеальным. К недостаткам этого сумматора также относится инверсия входных сигналов, происходящая в процессе суммирования. В том случае, когда отдельным входным напряжениям необходимо придать различные веса, используются схемы суммирования с масштабными коэффициентами. [14]