Время - задержка - выключение - Большая Энциклопедия Нефти и Газа, статья, страница 1
Ничто не хорошо настолько, чтобы где-то не нашелся кто-то, кто это ненавидит. Законы Мерфи (еще...)

Время - задержка - выключение

Cтраница 1


Время задержки выключения te - интервал времени между входным и выходным импульсами при переходе напряжения на выходе микросхемы от напряжения логического нуля к напряжению логической единицы, измеренный на уровне 0 9 или на заданных значениях напряжения.  [1]

2 Пояснительная диаграмма к параметрам скорости переключения транзистора. [2]

Время задержки выключения td определяется как время между подачей запирающего импульса на затвор и нарастания на 10 % относительно номинального значения напряжения на коллекторе.  [3]

Обратный ток эмиттера способствует рассасыванию заряда в базе и тем самым уменьшает время задержки выключения транзистора и задний фронт импульса коллекторного тока.  [4]

Диоды с накоплением заряда, в отличие от диодов Шоттки, имеют повышенное значение времени задержки выключения, что вызвано искусственным удлинением стадии рассасывания неосновных носителей. Задержка выключения, обеспечиваемая диодом, является его рабочим параметром и применяется для получения временных задержек срабатывания импульсных устройств.  [5]

В целом схемы формирователей импульсов выборки на основе р-п-р-транзисторного ключа можно охарактеризовать как наиболее эффективные, в которых время задержки выключения может незначительно превышать время задержки включения, причем в отсутствие выборки через выходной каскад формирователя протекает только ток питания строки.  [6]

B-Y; 11 ( 12) - выход сигнала R-У; 12, 13 ( 13, 16) - выводы для подключения элементов фильтра системы АПЧ; 14, 15 ( 17, 18) - выводы для подключения частотозадающих элементов в цепи обратной связи опорного генератора; 16 ( 19) - вывод для подключения интегрирующего конденсатора идентификатора сигнала ( зада-пня времени задержки выключения сигнала цветности); 17 ( 20) - фильтр детектора АРУ ( постоянная времени АРУ усилителя сигнала цветности); 18 ( 21) - фильтр сигнала опорного уровня; 19 ( 22) - вывод для подключения времязадающего конденсатора включения цвета; 20 ( 23) - вход двухуровневого сигнала цветовой синхронизации; 21 ( 24) - выход управляющего напряжения выключения цвета; 22 ( 25) - вывод подключения фильтрующего конденсатора в цепи управляющего напряжения системы АРУ; 23 ( 26) - вывод для контроля частоты сигнала опорной частоты; 24 ( 27) - общий вывод ( - Uа); ( 1, 14, 15, 28) - не использованы.  [7]

8 Состояния в микросхеме К531АП4.| Функциональная схема двунаправленного шинного усилителя ( о. передача сигнала слева направо ( б. передача сигнала справа налево ( в. [8]

Для микросхемы ИП6 ток потребления l 0T 28 мА, если на выходах напряжение низкого уровня и 33 мА, когда все выходы разомкнуты. Время задержки выключения от низкого уровня к разомкнутому состоянию Z составляет 35 не.  [9]

Время задержки выключения тока в На выводах /, 6, 7, 9, 10, 12 сигналы отсутствуют, вывод 8 заземлен.  [10]

Выключатели коррекции ( ВК) имеют такое конструктивное исполнение, при котором объем проверок при обслуживании сравнительно небольшой, а надежность работы В К достаточно высока. Во время эксплуатации через 200 ( 1000) ч налета контролируют работоспособность ВК, обращая особое внимание на выдерживание времени задержки выключения коррекции и на соблюдение симметричности задержки, а также измеряют ток, потребляемый каждой фазой гиромотора ВК.  [11]

Время переключения транзистора состоит из суммы времени включения и времени выключения. В свою очередь время включения состоит из суммы времени задержки включения и времени нарастания, а время выключения - из времени задержки выключения ( времени рассасывания) и времени спада. Время переключения определяется как свойствами самого транзистора, так и, выбранной схемой включения транзистора и параметрами управляющего сигнала. Оно является функцией частоты / Гр и эмиттерного и коллекторного токов. Получить высокое быстродействие при большом токе затруднительно.  [12]

Переходные процессы в ключевом каскаде с ненасыщенным транзистором проиллюстрированы на рис. 3.91, а-г. На рисунке момент времени ti соответствует появлению отрицательной полуволны входного сигнала ывх ( 0 момент / 2 - отпиранию диода Д, момент ( 3 - достижению установившегося значения тока диода. Время задержки выключения в данной схеме мало и определяется уже не временем рассасывания, а временем установления обратного сопротивления диода при его запирании, которое при использовании быстродействующих импульсных диодов имеет очень малые значения.  [13]

Пока кажущийся ток превышает уровень / кн, транзистор можно считать насыщенным. Поэтому время рассасывания tp иногда называют временем задержки выключения каскада.  [14]

Входной сигнал подается в точку, где напряжение равно нулю. Время включения и выключения компаратора определяется временем переключения одного элемента. Один элемент имеет время задержки включения не более 18 не, а время задержки выключения не более 36 не.  [15]



Страницы:      1    2