Cтраница 1
Время переброса триггера, характеризующее его быстродействие, складывается из продолжительностей стадий подготовки, регенерации и восстановления. [1]
Время переброса триггера, характеризующее его быстродействие, складывается из длительности стадий подготовки, регенерации и восстановления. [2]
Если значения цифр данного разряда 1-го и 2-го слагаемых были равны 1, то сигнал слагаемого bt поступает на вход триггера Т и схему задержки D и задерживается на время т ( т тт), где тт - время переброса триггера. [3]
Поэтому если считать само время переброса триггера малым, то указанный выше ложный импульс переноса запаздывает несколько больше, чем на полтакта, по отношению к истинным импульсам переноса, появляющимся в начале такта. К середине такта вентили уже заперты и ложные импульсы переноса сквозь них не проходят. [4]
Эта схема обладает, однако, существенным недостатком. Дело в том, что время переброса триггера обычно не очень малб. Например, триггер на лампе 6Н8 при подаче через диоды 6X6 отрицательного импульса на сетку имеет время переброса порядка 0 7 мксек. В худшем случае, если до подачи импульсов переброса на всех разрядах, кроме младшего, будут единицы, а с младшего разряда поступит единица переноса, то образуются последовательные переносы от каждого разряда к следующему. Каждый такой перенос будет длиться не менее 0 7 мксек, и при большом числе разрядов общее время установления в схеме окажется непомерно большим. [5]
![]() |
Схема триггера на униполярных транзисторах с запуском по объединенным стоковым входам. [6] |
В схеме триггера на рис. 5.5, б, работающего в счетном режиме при-запуске однополярными импульсами по объединенным базовым входам, после воздействия спускового импульса разделительные диоды Д1 и Д2 отключают не только источник сигнала от триггера, но и базы транзисторов друг от друга, что необходимо для нормальной работы. В этой схеме вместо разделительного конденсатора Соа используется трансформатор, что позволяет заметно уменьшить время переброса триггера и тем самым увеличить его быстродействие. [7]
![]() |
Схема насыщенного триггера с автоматическим смещением. [8] |
В этой схеме смещение, необходимое для запирания одного из транзисторов, создается падением напряжения в эмиттерной цепи от тока насыщенного транзистора. Резистор Re в цепи автоматического смещения обычно шунтируют конденсатором С чтобы нейтрализовать действие отрицательной обратной связи во время переброса триггера. [9]
![]() |
Схема ненасыщенного триггера с нелинейной обратной связью. [10] |
Насыщение транзистора приводит к увеличению продолжительности стадии подготовки, а следовательно, к уменьшению быстродействия триггера. Поэтому в быстродействующих схемах применяются ненасыщенные триггеры, в которых предотвращается насыщение открытого транзистора, благодаря чему сокращается продолжительность времени переброса триггера и соответственно повышается его быстродействие. [11]
Счетчики, построеннные по двухтактному принципу, работают на частоте импульсов счет. Предельная частота счета определяется минимальным временем между импульсами счет и передача, которое в лучшем случае складывается из времени сквозного пробега по всем разрядам счетчика и времени переброса триггеров одного разряда. [12]
Импульс переноса должен поступать на триггер лишь после того, как в нем закончится переходный процесс переброса, который может произойти от поступления на его вход кода разряда слагаемого. Поэтому импульс переноса от триггера Т / к триггеру 7 / 1 необходимо пропускать через ячейку задержки т, причем время задержки должно быть не меньше, чем время переброса триггера. [13]
![]() |
Схема реверсивного счетчика. [14] |
Преобразование параллельного кода числа в последовательный. Считывание ( однократное) происходит при подаче сдвигающих импульсов. Эти импульсы сбрасывают все триггеры регистра в нуль, а само число на время переброса триггеров хранится в линиях задержки. Считывание происходит младшим разрядом вперед. [15]