Время - цикл - память - Большая Энциклопедия Нефти и Газа, статья, страница 1
Порядочного человека можно легко узнать по тому, как неуклюже он делает подлости. Законы Мерфи (еще...)

Время - цикл - память

Cтраница 1


Время цикла памяти - это наименьший интервал времени, который может иметь место между двумя обращениями к памяти.  [1]

Быстродействие памяти характеризуется временем доступа к памяти и временем цикла памяти.  [2]

Временами классификация по единственному признаку, такому, как время цикла памяти, может привести к получению неверной информации. Рассмотрим среднюю вычислительную систему, имеющую основную память с циклом в две микросекунды ( 2 мкс), которую надо соотнести с малой вычислительной системой, имеющей основную память с циклом в 1 5 мкс. Та классификация, которая основывается только на времени цикла памяти, отдаст предпочтение малому процессору, а не среднему.  [3]

При работе с памятью часто говорят о времени доступа к памяти и времени цикла памяти. Оба этих параметра являются характеристиками быстродействия памяти. Они тесно связаны между собой, т.е. чем меньше время доступа к памяти, тем короче время цикла памяти.  [4]

Быстродействие ЭВМ может быть оценено скоростью выполнения команд, временем доступа к памяти, временем цикла памяти, временем реакции на прерывание и другими составляющими параметрами, учитывающими логические возможности системы команд.  [5]

Прошло уже более двадцати лет с тех пор, как были сконструированы первые компьютеры RISC, однако некоторые принципы разработки можно перенять, учитывая современное состояние технологий аппаратного обеспечения. Если происходит очень резкое изменение в технологиях ( например, новый процесс производства делает время цикла памяти в 10 раз меньше, чем время цикла центрального процессора), меняются все условия. Поэтому разработчики всегда должны учитывать возможные технологические изменения, которые могут повлиять на баланс между компонентами компьютера.  [6]

7 Мульгимнкро - и мультимини-системы. а - жесткосвязанные. б. [7]

Это означает, что все процессоры системы имеют доступ ко всей разделяемой памяти и могут выбирать из нее команды на выполнение. В таких системах связанные процессоры разделяют ввод-вывод и другие системные ресурсы, а время межпроцессорного взаимодействия мало и соотносимо с временем цикла памяти.  [8]

Это допущение, кажущееся весьма сильным, относится к внутрисистемным интерфейсам МВС. Если в них предусмотрена буферизация заявок от различных потоков к отдельным модулям памяти, то это допущение оказывается совершенно справедливым, ибо время формирования и пересылки одной заявки в буфер в несколько раз ( во многих системах - на порядок) меньше времени цикла памяти, в течение которого подготавливаются заявки на обслуживание в следующем такте.  [9]

10 Структурная схема МВК Эльбрус. [10]

Секция состоит из четырех модулей памяти, объединенных между собой общей системой управления доступом. Каждый модуль памяти имеет собственный аппаратурный контроль, при срабатывании которого модуль памяти может быть выведен из рабочей конфигурации. При времени цикла памяти около 1 0 икс максимальный темп обмена одной секции памяти определяется тактом обмена, который не превышает 0 25 мкс. Для основной памяти используется программно-управляемый механизм защиты информации с дискретностью до одного слова.  [11]

Временами классификация по единственному признаку, такому, как время цикла памяти, может привести к получению неверной информации. Рассмотрим среднюю вычислительную систему, имеющую основную память с циклом в две микросекунды ( 2 мкс), которую надо соотнести с малой вычислительной системой, имеющей основную память с циклом в 1 5 мкс. Та классификация, которая основывается только на времени цикла памяти, отдаст предпочтение малому процессору, а не среднему.  [12]

При работе с памятью часто говорят о времени доступа к памяти и времени цикла памяти. Оба этих параметра являются характеристиками быстродействия памяти. Они тесно связаны между собой, т.е. чем меньше время доступа к памяти, тем короче время цикла памяти.  [13]

Чтобы избежать подобных ошибок, были разработаны методы получения интегральных оценок. Вообще говоря, интегральные оценки получаются методами, которые с помощью некоторых весовых коэффициентов пытаются учесть основные свойства оцениваемых объектов так, чтобы обеспечить линейную классификацию данного объекта по отношению к другим. Примером может служить предложенный автором в 1965 г. одному из учреждений метод, который устраняет недостатки классификации по одному только времени цикла памяти.  [14]

Эта мини - ЭВМ является малой универсальной цифровой машиной, выполняющей арифметические и логические операции, а также операции управления под контролем программы, хранящейся в оперативной памяти. В ЭВМ используются слова длиной 8 бит. Время цикла Памяти составляет 2 икс.  [15]



Страницы:      1    2