Интерфейс - память - Большая Энциклопедия Нефти и Газа, статья, страница 1
Почему неправильный номер никогда не бывает занят? Законы Мерфи (еще...)

Интерфейс - память

Cтраница 1


1 Основной машинный цикл процессора Н6809. [1]

Интерфейс памяти и ввода-вывода - в соответствии с сигналами, поступающими от устройства управления, производит обращение к памяти ( запись и считывание) и осуществляет связь с устройствами ввода-вывода.  [2]

При начальной установке контроллеру интерфейса памяти может быть задана одна из 13 типовых конфигураций памяти или конфигурация, определяемая извне путем загрузки из периферийного устройства или ПЗУ.  [3]

Выход ТИ процессора; синфазный с интерфейсом памяти. Тактовая частота процессора кратна его входной тактовой частоте.  [4]

Выполняет функции блока регистров в процессоре или буферного интерфейса памяти в периферийных устройствах. Емкость матрицы регистров 32 х 2 слова по 9 бит. ИС состоит из двух частей. Каждая часть имеет матрицу памяти, усилители считывания, формирователь записи данных из шины AD ( BD) в матрицу памяти, дешифратор адреса, выходной 9-разрядный регистр данных, схему контроля четности данных и адреса и триггер ошибки. Шины данных - 9-разрядные двунаправленные; шины адресные - однонаправленные 5-разрядные.  [5]

Внешние устройства используют этот входной сигнал для обращения к интерфейсу памяти MemAD. Если при выяснении значения этого сигнала оказывается, что он имеет высокий уровень и при этом не выполняется цикл регенерации, сигналам MemAD придается высокий импеданс. Сигнал MemGranted принимает высокий уровень через один период тактирования Тт после этого.  [6]

7 Варианты организации мини-микро ЭВМ. [7]

Обмен информацией через центральный процессор иногда определяет наличие в ЭВМ интерфейсов памяти и ПУ. Интерфейс ПУ в свою очередь предполагает возможности радиального и магистрального подключения устройств.  [8]

ЭВМ общего назначения обычно строятся по схеме рис. 4.5. Процессор Я сопрягается посредством интерфейса памяти с основной памятью ОП и посредством интерфейса процессор-канал с каналами ввода-вывода КВВ. Для подключения внешних сигналов прерывания используется интерфейс прямого управления ЯЯУ. Этот интерфейс объединяет несколько ЭВМ в многомашинный комплекс.  [9]

После него может быть подан сигнал Reset, который не уничтожает информацию о состоянии и не инициализирует заново интерфейс памяти.  [10]

Микросхема К1800РП16 - буферная память ( RAM), предназначена для выполнения функции блока регистров в процессоре, а также буферного интерфейса памяти для периферийных устройств. Емкость матрицы регистров составляет 32X2 слова по 9 бит. Емкость памяти может быть увеличена наращиванием.  [11]

МП и микроЭВМ, которое выражается в том, что на кристаллах кроме микропроцессорных размещаются схемы запоминающих устройств ( постоянного и с произвольной выборкой), таймеров, интерфейсов памяти и ввода-вывода.  [12]

13 Подключение внешних устройств через канал ввода-вывода. [13]

При комплектации ЭВМ большим количеством внешних устройств для экономии оборудования внешние устройства подключаются по схеме рис. 4.4. Внешние устройства ВУ, обслуживаемые устройствами управления УУВУ, соединяются с основной памятью ОП через канал ввода-вывода КВВ. Информация по интерфейсу памяти передается словами. Функции канала ввода - вывода состоят в следующем. Процессор, получая команду ввода - вывода, передает ее в канал ( штриховая линия на рис. 4.4) и тем самым инициирует операцию ввода-вывода, которая выполняется каналом независимо от работы процессора.  [14]

15 Интерфейс между шиной микрокомпьютера и шиной Multibus. [15]



Страницы:      1    2