Интерфейс - процессор - Большая Энциклопедия Нефти и Газа, статья, страница 2
Если тебе трудно грызть гранит науки - попробуй пососать. Законы Мерфи (еще...)

Интерфейс - процессор

Cтраница 2


При использовании блочных микропроцессоров обычно на одной плате удается разместить только процессор, а другие устройства размещаются на отдельных платах, вставляемых в разъемы панели. Шины интерфейса процессора одинаково разведены по контактам всех разъемов панели. Заданная конфигурация микроЭВМ образуется платой процессора и необходимым набором плат ЗУ, контроллеров ПУ, а также контроллеров подключаемой аппаратуры пользователя.  [16]

В зависимости от структуры комплексов ( часто определяемой требованиями объекта управления и АСУ) средства связи могут быть двух типов. Быстродействующие средства связи между интерфейсами процессоров, находящимися в одном помещении и образующими единый комплекс, относятся к внутрисистемным связям, а средства связи между отдельными комплексами, образующими систему, но удаленными друг от друга ( от сотен метров до километров и более) - к дистанционным связям.  [17]

Для управления малогабаритными накопителями на магнитных лентах в режиме обмена информацией с устройствами УВК служит устройство управления ( контроллер) СМ-5001. Через контроллер осуществляется подключение накопителен к магистралям интерфейса ОШ процессоров СМ-ЗП и СМ-4П.  [18]

Управление работой накопителей на сменных магнитных дисках в режиме обмена информацией с устройствами УВК осуществляется устройством управления ( контроллером) СМ-5102. С его помощью накопители подключаются к магистралям интерфейса ОШ процессоров СМ-ЗП и СМ-4П.  [19]

Микросхемы представляют собой системный контроллер и предназначены совместно с К588ВУ2 и К588ВС2 для применения в процессоре 16 - разрядной микро - ЭВМ. ИС являются микропрограммно управляемым асинхронным модулем, обеспечивающим взаимосвязь микросхем процессора на базе микропроцессорного комплекта и организующим интерфейс процессора, и выполняют ввод, вывод 16-разрядного. В состав ИС входят: блок прерываний; блок управления приемопередатчиками; блок ввода / вывода; блок внутреннего управления; блок прямого доступа к памяти.  [20]

Очередная микрокоманда считывается из ПЗУ в регистр микрокоманды. Дешифратор микроопераций дешифрует код операции выполняемой микрокоманды и возбуждает соответствующие формирователи функциональных сигналов, которые управляют работой АЛУ, регистров и интерфейса процессора, а также осуществляют необходимые подключения к входной и выходной магистрали процессора.  [21]

Выполнение команд в процессоре осуществляется следующим образом. Содержимое счетчика команд передается в адресный регистр ОЗУ. Интерфейс процессора считывает команду из ОЗУ и передает ее на входную магистраль, с которой она принимается в регистр команды. После этого к счетчику команд добавляется единица.  [22]

Выполнение команд в процессоре осуществляется следующим образом. Содержимое счетчика команд передается в адресный регистр ОЗУ. Интерфейс процессора считывает команду из ОЗУ и передает ее на входную магистраль, с которой она принимается в регистр команды. После этого к счетчику команд добавляется единица.  [23]

Система прерываний процессора предназначена для организации оперативной реакции процессора на события в самой ВС или ЭВМ и во внешней среде. Система прерываний позволяет исключить из программы команды опроса готовности или состояния периферийных устройств и обеспечивает возможность параллельной работы процессора по выполнению программы и периферийных устройств по выполнению операций ввода и вывода данных. С этой целью в интерфейс процессора вводятся специальные шины, по которым передаются запросы прерывания от устройств. Запросы возникают при завершении операций по вводу - выводу ( готовности устройств), при возникновении аварийных ситуаций, периодически ( например, по синхроимпульсам системных часов), асинхронно по событиям во внешней среде.  [24]

В блочных микропроцессорах центральный процессор собирается из нескольких БИС, выполняющих функции арифметическо-логи-ческого устройства, устройства управления, контроллера шин и прерываний. Структура и система команд процессора в этом случае жестко не фиксированы. Пользователь может сам определить систему команд, разрядность и интерфейс процессора.  [25]

В однокристальных микропроцессорах процессор полностью собран на одном кристалле и представляет собой законченное устройство с жесткой системой команд и интерфейсом. В состав комплекта БИС для микропроцессоров этого типа входят БИС устройств памяти и операционных устройств. Интерфейс всех БИС ( за исключением обычно БИС памяти) допускает их непосредственное подключение к шинам интерфейса процессора.  [26]

Данное действие производится для большинства адресных команд арифметическо-логической группы. При выполнении команд пересылочной группы для операнда-приемника вместо выборки производится запись. Операндом-приемником считается ячейка памяти или регистр процессора, куда записывается результат операции. По отношению к интерфейсу процессора выполняется последовательность операций ввод - пауза - вывод. Пауза необходима для модификации операнда при выполнении операции в АЛУ.  [27]

ЭВМ строятся на основе модульного принципа, по которому отдельные модули ( процессоры, запоминающие и внешние устройства) могут быть связаны в необходимую конфигурацию без изменения схем модулей. Чтобы достичь этого, необходимо стандартизовать интерфейсы - установить единые правила сопряжения определенного класса устройств. Если внешние устройства имеют стандартный интерфейс, ЭВМ можно укомплектовать необходимой для конкретной цели номенклатурой внешних запоминающих устройств и устройств ввода - вывода без каких-либо схемотехнических доработок - простым подключением кабелей. Такой же эффект достигается стандартизацией интерфейсов оперативной памяти и интерфейсов процессоров, посредством которых несколько процессоров могут быть связаны в вычислительный комплекс.  [28]

29 Пример общей структуры процессора. [29]

Иногда удобно считать, что регистр операнда, вспомогательный регистр и аккумулятор входят в АЛУ. Информация в процессоре передается по двум магистралям. Информация из любого регистра может быть передана через выходную магистраль на вход АЛУ и в интерфейс процессора.  [30]



Страницы:      1    2