Cтраница 2
Шины ВБР-К и ВБР-А образуют замкнутую цепь ( рис. 10 - 20), которая выходит из канала ( шина ВБР-К), последовательно проходит через все периферийные устройства, начиная с устройства с высшим приоритетом и кончая устройством с младшим приоритетом, после чего возвращается в канал в виде шины ВБР-А. Замкнутая цепь выборки используется для сканирования подсоединенных к интерфейсу периферийных устройств. [16]
Команды управления дисковой памятью могут быть получены по любому из двух последовательных каналов, но прием по любому из них не начинается до тех пор, пока по другому не будет получена команда Конец последовательности. На рис. 5.8 представлена структура базовой конфигурации интерфейса дисковой памяти, а на рис. 5.9 показана организация усовершенствованного интерфейса периферийных устройств, в которой используется внешняя память для команд управления периферийными устройствами и дополнительная буферная память. [17]
При коллективных шинах к одному интерфейсу могут быть подсоединены передающее устройство и несколько приемных устройств или несколько передающих устройств и только одно приемное устройство. Коллективные шины интерфейса возможны в том случае, если передача между различными устройствами системы происходит по единым установленным правилам. В интерфейсе периферийных устройств современных вычислительных систем используется система коллективных шин. В некоторых случаях используется комбинированная система индивидуальных и коллективных шин. Это позволяет использовать достоинства обоих способов выполнения шин. [18]
Все устройства комплекса ( процессор, оперативные запоминающие и периферийные устройства) подключаются к единой магистрали передачи информации ОШ, что позволяет иметь для всех устройств общий алгоритм связи и унифицированную аппаратуру сопряжения. Набор сигналов интерфейса ОШ используют процессор и периферийные устройства для связи друг с другом и памятью. В состав интерфейсов периферийных устройств входят регистры-источники и ( или) регистры-приемники информации. Одношинная структура интерфейса ОШ обеспечивает обшую схему адресации регистров периферийных устройств и ячеек оперативной памяти. Процессор обращается к регистрам периферийных устройств как к активным ячейкам памяти с помощью адресных инструкций. Каждому регистру периферийного устройства присваивается свой адрес. Под адресацию регистров внешних устройств отведено 4 кслов. В результате отпадает необходимость в специальных командах ввода-вывода: данные передаются из одного устройства в другое через ОШ, минуя процессор, при этом не возникают прерывания и увеличивается общая производительность процессора. [19]
АСП - предупреждающий сигнал, который вырабатывается датчиком уровня сети при выходе напряжения сети за допустимые пределы. Сигнал переводит процессор в состояние прерывания по аварии сети питания, при котором процессор автоматически обращается к ячейке с адресом 000024, хранящей начальный адрес программы обслуживания отказа питания. Эта ячейка в течение 2 мс сохраняет всю легко разрушающуюся информацию ( данные в регистрах процессора и интерфейсах периферийных устройств) в энергонезависимом ОЗУ, переводит устройства в состояние отказа питания и изменяет содержимое той же ячейки 000024 на указатель программы восстановления состояния системы. [20]