Адресный вывод - Большая Энциклопедия Нефти и Газа, статья, страница 1
Жизнь, конечно, не удалась, а в остальном все нормально. Законы Мерфи (еще...)

Адресный вывод

Cтраница 1


Число адресных выводов и число информационных выводов - два ключевых параметра, которые определяют производительность процессора. Микросхема, содержащая m адресных выводов, может обращаться к 2га ячейкам памяти. Микросхема, содержащая п информационных выводов, может считывать или записывать n - битное слово за одну операцию.  [1]

2 Выбор страницы с одной линией отпирания кристалла ( необходимы дешифраторы. [2]

Микропроцессор RCA COSMAC имеет мультиплексированную адресную шину, и в нем используется только 8 адресных выводов. При полной адресации 64 Кбайт памяти вначале выдаются старшие 8 разрядов адреса, которые запоминаются во внешнем фиксаторе. Затем на шину подаются младшие 8 разрядов адреса. Линию ТРА центральный процессор COSMAC использует для указания того, что на адресной шине находится адрес страницы. По этой линии поступает сигнал синхронизации, по которому старший байт адреса запоминается в фиксаторе.  [3]

С увеличением объема памяти, помещаемой на одну микросхему, число выводов, необходимых для обращения к этой памяти, также увеличивается. Иметь большое количество адресных выводов на микросхеме довольно неудобно.  [4]

Число адресных выводов и число информационных выводов - два ключевых параметра, которые определяют производительность процессора. Микросхема, содержащая m адресных выводов, может обращаться к 2га ячейкам памяти. Микросхема, содержащая п информационных выводов, может считывать или записывать n - битное слово за одну операцию.  [5]

Выводы микросхемы центрального процессора можно подразделить на три тяпа: адресные, информационные и управляющие. Чтобы вызвать команду, центральный процессор сначала посылает в память адрес этой команды по адресным выводам. Затем он запускает одну или несколько линий управления, чтобы сообщить памяти, что ему нужно, например, прочитать слово. Память выдает ответ, помещая требуемое слово на информационные выводы процессора и посылая сигнал о том, что это сделано. Когда центральный процессор получает данный сигнал, он принимает слово и выполняет вызванную команду.  [6]

Если требуемой строки нет в кэш-памяти второго уровня, ее нужно вызвать из основной памяти через интерфейс UFA. UPA в системе UltraSPARC II управляется централизованным контроллером. Чтобы получить доступ к памяти, центральный процессор должен сначала получить разрешение воспользоваться шиной. Когда шина предоставляется процессору, он получает сигнал с адресных выводов, определяет тип запроса и передает сигнал по нужному адресному выводу. Эти выводы двунаправлены, поскольку другим процессорам в системе UltraSPARC II нужен доступ к отдаленным блокам кэш-памяти.  [7]

Если требуемой строки нет в кэш-памяти второго уровня, ее нужно вызвать из основной памяти через интерфейс UFA. UPA в системе UltraSPARC II управляется централизованным контроллером. Чтобы получить доступ к памяти, центральный процессор должен сначала получить разрешение воспользоваться шиной. Когда шина предоставляется процессору, он получает сигнал с адресных выводов, определяет тип запроса и передает сигнал по нужному адресному выводу. Эти выводы двунаправлены, поскольку другим процессорам в системе UltraSPARC II нужен доступ к отдаленным блокам кэш-памяти.  [8]



Страницы:      1