Cтраница 1
Логическая информация может иметь как фиксированную, так и переменную длину. К логическим операциям относятся операции сравнения, перекодирования, редактирования, проверки и установки разрядов. [1]
Логическая информация по каналу 3 выводится в виде единицы для значений true и нуля для false. [2]
![]() |
Структура устройства для обработки двоичных векторов. [3] |
Любая логическая информация ( т.е. любые двоичные векторы) может быть подвергнута нечеткой обработке. [4]
![]() |
Команды загрузки, установки и запоминания. [5] |
Операнд логической информации может логических операций, перехода, пересылки я размещаться в общем регистре или в основной перекодирования. [6]
Под логической информацией понимается сообщение о результатах логических операций, но не о фактах внешней или психической действительности. [7]
Над логической информацией выполняются операции пересылки, сравнения, перекодирования, проверки и установки разрядов и др. Знаковый разряд отсутствует. [8]
Большую часть логической информации составляет буквенно-числовая информация, состоящая из буквенных и числовых символов. Эта информация имеет переменную длину и используется в оконечных устройствах, работающих с символами. Обработка такой информации производится байт за байтом по принципу п а-мять - память. [9]
Пример представления логической информации для тепловой схемы турбины К-300-240 в виде массивов восьмеричных кодов приведен ниже. [10]
Соответственно форматам команд логическая информация может быть как фиксированной длины ( 8, 24, 32 или 64 двоичных разряда), так и переменной - до 256 байт. Во всех операциях / кроме редактирования, операнды имеют одинаковую длину. [11]
Разработка методики задания логической информации представляет собой один из наиболее сложных и ответственных этапов составления программы. [12]
Выводы, не несущие логической информации, помечают крестиком. Информационные выводы делят на статические и динамические, на прямые и инверсные. [13]
![]() |
Макромодель триггера О-типа.| Триггер УК-типа. [14] |
Состояние управляющей части триггера определяется логической информацией на J - и / ( - входах, а также сигналами обратной связи с прямого Q и инверсного QB выходов схемы. [15]