Выход - компаратор - Большая Энциклопедия Нефти и Газа, статья, страница 2
Второй закон Вселенной: 1/4 унции шоколада = 4 фунтам жира. Законы Мерфи (еще...)

Выход - компаратор

Cтраница 2


Импульсы на выходе компаратора преобразуются с помощью триггера, выполненного на элементах ЭЗ / 1 и ЭЗ / 2, в потенциальный сигнал.  [16]

17 Схема ( а и временные графики ( б, иллюстрирующие действия ВИП наибольшего угла сдвига фаз между двумя из четырех синусоидальных ЭДС. [17]

Соответственно на выходе компаратора имеет место отрицательный прямоугольный импульс напряжения U.  [18]

В первой схеме выход компаратора непосредственно соединен со входом ТТЛ. На выходе большинства компараторов имеется прп-транзистор с открытым коллектором и заземленным эмиттером, поэтому здесь достаточно добавить нагрузочный резистор, подключенный к шине 5 В.  [19]

20 Структурная схема АЦП последовательного счета.| Структурная схема АЦП следящего типа. [20]

УЫ, сигнал с выхода компаратора включает работу счетчика в прямом направлении и напряжение на выходе ЦАП растет.  [21]

22 Быстродействующий АИП асинхронного типа. а - функциональная схема. б - временные диаграммы. [22]

При включении схемы на выходе компаратора 1 появляется напряжение логической единицы ( рис. 29, б), которое поступает в диагональ питания моста. Напряжения в плечах аб и аг ( рис. 29, а) за счет переходных процессов, обусловленных емкостями Сп, возрастают за время с ( i - число переключений) соответственно до значений иь ulf ( г) и ыс и / ( т), где ug - напряжение на входе 3; f ( т) - функция, описывающая переходный процесс; и - напряжение в плече аг в установившемся режиме.  [23]

Окончательный результат сравнения снимается с выходов объединяющего компаратора, расположенного на рис. 11.4 справа.  [24]

25 Временные диаграммы напряжений в схеме. [25]

На второй половине периода на выходе компаратора А - положительное напряжение, которое отпирает ключ на полевом транзисторе V. Полевой транзистор V закорачивает конденсатор С, при этом un ( t) - Q.  [26]

27 Схема подключения драйвера с защитой по току УТ. [27]

При превышении порога напряжение на выходе компаратора возрастает и через время, определяемое цепью задержки, переводит управление выходного каскада драйвера от предусилителя к линейному усилителю. Таким образом, практически сразу после срабатывания компаратора, подключенного ко входу CS, напряжение на затворе УТ снижается и его ток стока ограничивается.  [28]

29 Временные диаграммы напряжений в схеме. [29]

На второй половине периода на выходе компаратора А: - положительное напряжение, которое отпирает ключ на полевом транзисторе V.  [30]



Страницы:      1    2    3    4    5