Cтраница 1
Выход блока 2 подключен к входу нелинейного блока 3 через постоянный коэффициент / C9l / Si. Поток Ф2м поступает на вход сумматора 2, замыкая цепь. [1]
Выход блока 5 делится на коэффициент а, берется целая часть. [2]
Выход блока 3 является выходом всей схемы. [3]
Выход блока задержки может подключаться к каждому шестому регистру в цепочке, что обеспечивает выбор времени задержки с дискретностью 1 мин. [5]
Выход блока ПДЦ поступает через программный блок широтно-импульсного модулятора ШИМ на импульсные выходы z z %, z, z i и через интегратор ИНТ I и цифро-аналоговый преобразователь - на аналоговый выход у. Таким образом, одновременно реализуют ПИД-закон регулирования с импульсным выходом ( совместно с интегрирующим исполнительным механизмом) и с аналоговым выходом, давая пользователю возможность выбрать любой из этих алгоритмов. [6]
![]() |
Схема электропривода с двигателем двойного. [7] |
Выход блока БРУ подается на вход системы им-пульсно-фазового управления СИФУ, которая управляет преобразователем частоты. Пуск двигателя М осуществляется аналогично пуску в вентильных каскадах. [8]
Выходом блока ЭФУ является фазочувст-вительный выпрямитель. [9]
![]() |
Стандартные блоки. [10] |
Второй выход блока Ц, обеспечивающий установку на нуль триггера данного разряда при прохождении импульса переноса через цепочку, на рисунке не показан. [11]
Второй выход блока ЗГ воздействует на блок синхронизации БС и обеспечивает подачу управляющего сигнала в начале положительной полуволны тока, протекающего через тиристор. В блоке защиты БЗ осуществляется защита регулятора в аварийном режиме. [12]
![]() |
Устройство УАС-50. [13] |
С выхода блока 23 сигнал поступает на усилитель низкой частоты УНЧ &. Оператор при этом слышит прерывистый звук, низкой тональности. [14]
Число выходов блока в направлении т, образующее столбец, представляет собой доступность схемы неполнодоступно-звеньевого включения. [15]