Выходы - триггер - Большая Энциклопедия Нефти и Газа, статья, страница 1
Длина минуты зависит от того, по какую сторону от двери в туалете ты находишься. Законы Мерфи (еще...)

Выходы - триггер

Cтраница 1


Выходы триггеров параллельно с весовыми ветвями сетки сопротивлений подключены к управляющим входам выходных клапанов / ( а. После выполнения всех тактов сравнения со счетчика через дешифратор на входы всех выходных клапанов поступает считывающий импульс, который далее проходит на выходные шины, если соответствующие клапаны открыты переброшенными триггерами.  [1]

2 Счетчик с тремя состояниями ( аналог программы в листинге. [2]

Выходы триггеров, представляемые в форме имя. Если выход триггера или регистра является также и выходом схемы, можно применить два варианта: или ввести порт со своим именем, а в логической секции выполнить присвоение порту значения выхода триггера, или объявить одно и то же имя триггера дважды: сначала в предпроектной секции со спецификацией output и, кроме того, в секции переменных со спецификацией типа триггера.  [3]

Выходы триггера являются потенциальными выходами распределителя, а выходы вентильных схем Вг - В4 - импульсными выходами.  [4]

Выходы триггера Т1 соединены с двумя дифференцирующими цепочками, которые при переходе через границу 360 вала ротора сельсина превращают потенциальные уровни в последовательность коротких импульсов.  [5]

6 Структурная схема КМ1804ИР1. [6]

Выходы триггеров подключены к выводам QO - Q3, а также через буферы с тремя состояниями к выводам УО-Y3.  [7]

8 Распределитель импульсов на двоичных счетчиках и диодной матрице. [8]

Выходы триггеров счетчика управляют работой диодной матрицы, включенной по схеме двоичного дешифратора.  [9]

10 Структурные схемы собственно триггера на двух логических элементах И-НЕ ( а и ИЛИ-НЕ ( б. [10]

Выходы триггера Q и Q часто связаны со схемой управления обратными связями.  [11]

Выходы Qi триггеров младших разрядов подключают ко входам Fecex триггеров последующих разрядов. Счетные схемы триггеров всех разрядов соединяют между собой и на них подают одновременно счетные импульсы.  [12]

13 Функциональная схема ( а и условное графическое обозначение ( б полного одноразрядного сумматора. [13]

Для этого нулевые выходы триггеров Т ] и Т2, на которых присутствуют положительные потенциалы, соединяют с входами схемы И - О.  [14]

Прямой и инверсный выходы триггера каждого из разрядов подключены соответственно к входам J - и К-триггера следующего разряда. В схеме на рис. 3.396 сдвигающий регистр построен на синхронных D-триггерах с динамическим синхронизирующим входом.  [15]



Страницы:      1    2    3    4    5