Дешифратор - адрес - память - Большая Энциклопедия Нефти и Газа, статья, страница 2
Поосторожней с алкоголем. Он может сделать так, что ты замахнешься на фининспектора и промажешь. Законы Мерфи (еще...)

Дешифратор - адрес - память

Cтраница 2


16 Многофункциональный блок ( ОЗУ и средства ввода-вывода. [16]

Эти линии, кроме того, используются для адресации портов ввода-вывода и регистра состояния. Если в системе должно быть более 2048 областей памяти, то выход внешнего дешифратора адреса памяти должен быть подключен к входу ПЗУ Выбор кристалла. С помощью внеш-них логических схем и сигнала Выбор кристалла обеспечивается выбор нужного модуля ПЗУ.  [17]

18 Сложение двух чисел с помощью простой команды СЛОЖЕНИЕ. [18]

На рис. 8.4 представлена выборка команды СЛОЖЕНИЕ. Во время этого цикла содержимое счетчика команд загружается в регистр адреса памяти. Дешифратор адреса памяти декодирует адрес. По получении сигнала Чтение памяти на шину данных подается код команды СЛОЖЕНИЕ С НЕПОСРЕДСТВЕННЫМИ ДАННЫМИ. Эта команда загружается в регистр команд микропроцессора.  [19]

20 Сложение двух чисел с помощью простой команды СЛОЖЕНИЕ. [20]

В ходе цикла выполнения данной команды ( рис. 8.5) дважды осуществляется приращение содержимого счетчика команд, Он указывает Теперь на область с адресом 0004, в которой хранится команда ОСТАНОВ. Содержимое аккумулятора пересылается в буферный регистр аккумулятора. В то же время дешифратор адреса памяти указывает на данные, содержащиеся во втором байте команды. После поступления сигнала Чтение памяти данные ( число 29) направляются на шину данных микро - ЭВМ, откуда они загружаются в буферный регистр АЛУ.  [21]

Регистр адреса ( РА) при каждом обращении к памяти указывает ячейку памяти, которая подлежит использованию микропроцессором, а при обращении к портам ввода-вывода - номер порта, с которого надлежит произвести ввод информации в процессорный модуль или ее вывод из него во внешнее устройство. Выходы РА образуют шину адресов из 16 линий. Информация с шины адресов может поступить в дешифратор адреса памяти ( ОЗУ или ПЗУ) или дешифратор адреса устройств ввода-вывода.  [22]

При каждом обращении к памяти он указывает ячейку памяти, которая подлежит использованию микропроцессором, а при обращении к портам ввода-вывода - номер порта, с которого надлежит ввести информацию в процессорный модуль или ее вывести из него во внешнее устройство. Выходы РА образуют шину адресов из 16 линий. Информация с шины адресов может поступить в дешифратор адреса памяти ( ОЗУ или ПЗУ) или дешифратор адреса устройства ввода-вывода.  [23]

На рис. 7.7 представлен цикл выборки этой команды. Содержимое счетчика команд загружается в регистр адреса памяти. Из этого регистра адрес ( указывающий на область 0003) подается на адресную шину памяти. Дешифратор адреса памяти декодирует адрес. Устройство управления вырабатывает сигнал Чтение памяти, являющийся для памяти указанием вывести содержимое области памяти 0003 на шину данных. Затем в регистр команд микропроцессора пересылается команда ВВОД. Тем самым завершается цикл выборки команды.  [24]

Содержимое регистровой пары ВС ( число СЮОЕ) пересылается в регистр адреса памяти. Из регистра адреса памяти эта адресная информация выводится на адресную шину. В то же время содержимое аккумулятора помещается на шину данных микропроцессора. Дешифратор адреса памяти декодирует адрес ОООЕ. При поступлении сигнала Запись в память информация, имеющая место на шине данных, записывается в область памяти ОООЕ. Теперь в области ОООЕ содержится копия данных, находящихся в аккумуляторе. Выполнение команды ЗАПИСЬ В ПАМЯТЬ завершается. Первое слово данных занесено в файл данных.  [25]

На рис. 7.12 показан цикл выборки данной команды. Содержимое счетчика команд загружается в регистр адреса памяти. Адрес 0006 выдается из этого регистра на адресную шину. В дешифратор адреса памяти поступают адрес и сигнал Чтение памяти. Содержимое области памяти 0006 помещается на шину данных микро - ЭВМ. Команда ПРИРАЩЕНИЕ ПОЛОЖИТЕЛЬНОЕ РЕГИСТРОВОЙ ПАРЫ пересылается в регистр команд.  [26]

При работе процессорный модуль должен обмениваться данными с периферийными модулями и ячейками памяти. Для того чтобы иметь такую возможность, каждые периферийный модуль и ячейка памяти имеют свои индивидуальные номера - адреса. По линии 3 рис. 13.23 производится подача управляющего сигнала на чтение из памяти; по линии 4-запись в память; по линиям / и 2 соответственно чтение и запись из устройства ввода-вывода. Одновременно через внутреннюю управляющую линию в микропроцессоре производится подача управляющих сигналов на РА памяти. В результате или на 16 линиях шины адресов появляется двоичный код, соответствующий адресу ячейки памяти, или на 8 линиях шины младших разрядов РА, соответствующий одному из портов ввода-вывода. Этот код по линиям шины адресов поступает на дешифраторы адреса памяти и адреса устройства ввода - вывода.  [27]

28 Функциональная схема одного разряда трехстабильного буферного регистра. [28]

При работе процессорный модуль должен обмениваться данными с периферийными модулями и ячейками памяти. Для того чтобы иметь такую возможность, каждые периферийный модуль и ячейка памяти имеют свои индивидуальные номера - адреса. По линии 3 ( см. рис. 16.2) производится подача управляющего сигнала на чтение из памяти; по линии 4 - запись в память; по линиям In 2 - соответственно чтение и запись из устройства ввода-вывода. Одновременно через внутреннюю управляющую линию в микропроцессоре производится подача управляющих сигналов на РА памяти. В результате двоичный код, соответствующий адресу ячейки памяти, появляется или на 16 линиях шины адресов, или на восьми линиях шины младших разрядов РА - соответствующий одному из портов ввода-вывода. Этот код по линиям шины адресов поступает на дешифраторы адреса памяти и адреса устройства ввода-вывода. Одновременно одной из четырех линий шины управления на устройство ввода-вывода или памяти поступает сигнал, разрешающий чтение или запись информации по заданному адресу.  [29]



Страницы:      1    2