Длительность - такт - Большая Энциклопедия Нефти и Газа, статья, страница 1
Если жена неожиданно дарит вам галстук - значит, новая норковая шубка ей уже разонравилась. Законы Мерфи (еще...)

Длительность - такт

Cтраница 1


1 Схемы магнитно-диодных логических устройств. [1]

Длительность тактов обычно задается источником питающего переменного напряжения или тока, а параметры элементов выбирают такие, чтобы все переходные процессы в них ( в частности, процесс перемагничивания) заканчивались в течение одного такта. Различают магнитно-диодные логические устройства с параллельным и последовательным включением нагрузки. Одной из основных логических функций реализуемых магнитно-диодными элементами с параллельным включением нагрузки, является функция запрета. На рис. 10.9, а показана схема запрета, осуществляемая на двухтактных элементах.  [2]

Длительность такта можно соотнести с временем перехвата целей, поэтому запаздывание из-за полетного времени УР мало или отсутствует. При малом числе тактов для объектов с более чем четырехзалповым запасом боевых средств истощение объектов А - также можно не учитывать.  [3]

4 Схемы магнитно-диодных логических устройств. [4]

Длительность тактов обычно задается источником питающего переменного напряжения или тока, а параметры элементов выбирают такие, чтобы все переходные процессы в них ( в частности, процесс перемагничивания) заканчивались в течение одного такта. Различают магнитно-диодные логические устройства с пара л-лельиым и последовательным включением нагрузки.  [5]

Длительность такта тт) принимается неслучайной величиной.  [6]

Длительность такта прокатки в пилигримовой клети t складывается из машинного времени Ты и времени вспомогательных операций ТВ.  [7]

8 Устройство с интегратором и управляемым ГНСФ.| Суммирующее устройство -. [8]

Длительности тактов записи и считывания задаются блоком синхронизации.  [9]

Хотя длительность такта составляет 500 не ( частота 2 МГц), но информация состояния, передаваемая по 8-линейной шине данных микропроцессора, доступна в течение малого интервала времени между системными циклами синхронизации, составляющего всего 50 не. За это время проходит слово состояния ( 8 бит) и изменяются логические уровни в двух линиях синхронизации. Очевидно, что это возможно лишь тогда, когда частота дискретизации ( быстродействие анализатора) будет не ниже 100 МГц. Только при таких соотношениях удается зафиксировать неодновремениость прихода сигналов. МГц) продолжительность хранения входных или выходных данных не превышает 10 не. Поэтому для анализа временных соотношений между сигналами микропроцессора и его периферийных микросхем необходимы приборы с высоким быстродействием.  [10]

11 Временной график цикла сварки. изменение давления и. [11]

Время длительности тактов этого цикла запрограммировано и может быть установлено от 0 02 до 2 с; отсчет времени осуществляет цифровая схема на основе счета числа периодов переменного тока, поэтому точность схемы управления определяется стабильностью частоты питающей сети.  [12]

При постоянной длительности автоматного такта для выполнения любой микрооперации отводится постоянный промежуток времени. В этом случае длительность такта определяется двумя составляющими: временем выработки управляющего сигнала и временем выполнения самой продолжительной микрооперации.  [13]

Ввиду налой длительности такта АЛ запроектирована для одновременной обработки четырех барабанов.  [14]

Для уменьшения длительности такта сложения используются сумматоры, в которых за счет введения дополнительных элементов ускоряется процесс передачи сигналов межразрядного переноса.  [15]



Страницы:      1    2    3    4