Cтраница 2
![]() |
Схема подключения расширителя.| Условные изображения элемента ИЛИ, ИЛИ-НЕ ( а и расширителя для схейы ИЛИ ( б. [16] |
Для возможности увеличения количества входов у схем рассматриваемого типа в комплексах интегральных схем данных серий предусмотрены расширители. Пример схемы расширителя на три входа показан на рис. 4.4, в. При необходимости увеличения числа входов у схемы типа И, И-НЕ один или два трехвходовых расширителя клеммами к и э соединяются с одноименными клеммами токового переключателя. [17]
Как влияет увеличение количества входов суммирующего усилителя на величину погрешности статизма и на величину дрейфа нуля. [18]
В современных пультах звукорежиссера количество входов велико. [19]
Заметим, что уменьшение количества входов обычно приводит к упрощению соответствующих схем. [20]
![]() |
Распределитель с перекрытием выходных сигналов и их стробирова-нием тактами. Пересчетное кольцо ( а и схемы получения отрицательных и положительных тактовых сигналов ( б, в. [21] |
Коэффициент деления схемы ограничен количеством входов схем И, так как увеличение числа входов за счет применения нескольких элементов нецелесообразно из-за увеличения оборудования и снижения быстродействия. [22]
![]() |
Технические данные датчиков типов ДРДГ и ДРДРГ.| Схема усилителя мощности типа УМГ. [23] |
Технические данные регуляторов типа ГР: количество входов - 3; пределы настройки коэффициентов; пропорциональности: нижний - не более 0 5, верхний - 50 ( 30 %); пределы настройки времени интегрирования: нижний - 1 с ( 30 %), верхний - 500 с ( 30 %); основная погрешность в процентах диапазона изменения выходного сигнала - 1; расход масла на слив - не более 70 см3 / с; масса регулятора ГР-П. [24]
![]() |
Активное звено логических элементов.| Схема диодно-транзисторных эле - тт Я 9Q л и fi ППРЛРТЯК. [25] |
Число вентильных ветвей диодной группы определяет количество входов. В схеме может также предусматриваться другое количество входов. [26]
Коэффициент разветвления по выходу, или количество входов, которое может переключаться одним выходом данной схемы. Оно обычно ограничивается величиной нагрузки. [27]
![]() |
Структура сумматора на ПЗУ для НСКК. [28] |
В предположении о том, что количество входов ПЗУ ограничено ( п 6), методика реализации будет включать следующие шаги. [29]
![]() |
Определение времени задержки элемента.| Передаточная характеристика логического элемента. [30] |