Cтраница 1
Развитие индексной арифметики, приемов базирований адресов, косвенная адресация, магазинная ( стековая) память, расширение возможностей по обработке символьной информации - вот те структурные характеристики ЭВМ, которые свойственны машинам второго поколения. [1]
Существует большое разноэбразие операций индексной арифметики для различньх типов машин. [2]
Существует большое разнообразие операций индексной арифметики для различных типов машин. [3]
Упомянутые средства часто называют индексной арифметикой. [4]
Система команд позволяет производить операции индексной арифметики, операции связи с управляющей областью памяти, операции условных и безусловных переходов. [5]
Для уменьшения используемого в ЦВМ объема оборудования выполнение операций индексной арифметики может возлагаться на основанное АУ ЦВМ. В этом случае для вычисления исполнительного адреса используется то же оборудование, которое используется для выполнения операций над числами. [6]
Формирование исполнительного адреса при относительной адресации и индексации. [7] |
Для управления индексацией используются команды, задающие операции над содержимым индексных регистров, - команды индексной арифметики. [8]
Формирование исполни - тельного адреса при относительной. [9] |
Для управления индексацией используются команды, задаю - щие операции над содержимым индексных регистров - команды индексной арифметики. [10]
Принцип модификации адресов.| Функциональная схема блока модификации команд. [11] |
На рис. 5.18 приведена функциональная схема блока модификации команд при использовании отдельного индексного ОЗУ ИОЗУ и блока индексной арифметики Б И А. Коды команд из ОЗУ поступают в буферное ЗУ команд БЗУК. Блок местного управления ЕМУ анализирует коды команд на выходном регистре БЗУК и передает команду по кодовой магистрали в блок центрального управления БЦУ ЦВМ и ВС, если модификация команды не требуется. Если требуется провести модификацию команды, то адресная часть кода команды подается в Б И А, куда поступает также значение кода индекса из ИОЗУ по адресу, определенному в служебной части кода команды. Вычислительный исполнительный адрес и остальная часть кода команды передаются в буферный регистр команд БРгК, а из него по кодовым магистралям в блок центрального управления БЦУ. [12]
Управляющая часть процессора содержит блоки: синхронизации БС; управления командами БУК, управления операциями БУОп; управления адресами Б У А; индексной арифметики Б И А; индексное оперативное запоминающее устройство ИОЗУ. Процессорная часть содержит сверхоперативное запоминающее устройство СОЗУ и совокупность арифметических операционных блоков АОБ, выполняющих операции над числами с фиксированной и плавающей запятой, переменным форматом, представленными в параллельной и последовательной форме в двоичной и десятичной системах счисления. В процессорной части могут быть также специальные операционные блоки: умножения БУм, деления БДл, логических операций БЛОп и др. Процессор связан с пультом управления ПУ и оперативным запоминающим устройством ОЗУ ЦВМ или ВС. [13]
Для того чтобы наиболее полно использовать возможности, предоставляемые индексацией, необходимо ввести в состав команд машины специальные команды, которые осуществляют ряд операций над содержимым индексных регистров. В литературе это набор операций часто именуется индексной арифметикой. [14]
Это дает возможность использовать операционный блок и для реализации индексной арифметики. [15]