Cтраница 1
Входная комбинация JnKn - l при любом состоянии триггера вызывает его переброс. [1]
Запрещенной входной комбинацией является S R I. Как уже указывалось для RS-триггера на элементах И-НЕ такая комбинация является запрещенной. [2]
При различных входных комбинациях на выходе с формируется логическая 1, если входные потенциалы равнозначны. [3]
Асинхронный двоично-десятичный счетчик. [4] |
Если J 0, то эта входная комбинация из-за J К при поступлении следующего тактового импульса передается на вход либо состояние 6 0 сохраняется. По сравнению с обычным двоичным счетчиком она имеет, согласно табл. 20.2, некоторые особенности. Во-первых, триггер Ft не может переключиться при поступлении десятого импульса счета, хотя z0 изменяет состояние с 1 на О. Для того чтобы этого добиться, подключают J-вход F. Условие, что z2 при поступлении десятого импульса сохраняет состояние О, выполняется автоматически. [5]
Если ни одна из указанных функций при данной входной комбинации аргументов не равняется 1, то для тока / не оказывается в цепи неполного дешифратора проводящей ветви. Если не принять никаких мер, то сердечники насытятся ( полностью перемагнитятся) и ток потечет по одному из выходов уг - г / 4, что будет неправильно. [6]
Столбец 6 табл. 28 определяет функционирование элементарного автомата без запрещенных входных комбинаций. [7]
RS-триггер на элементах ИЛИ-НЕ и его условное обозначение. [8] |
При S - R 1 на обоих выходах будут нули, поэтому данная входная комбинация не используется. [9]
Дешифратор представляет собой логическую схему, выходными функциями которой являются комбинации от входных переменных, так что каждая входная комбинация возбуждает сигнал на определенном выходе дешифратора. На рис. 10 - 7 показан матричный дешифратор, собранный на диодных схемах И; нужные комбинации обеспечиваются подключением диодов к соответствующим узлам матрицы. Таким образом, оба диода горизонтальной шины уз будут заперты, и только на этом выходе дешифратора будет высокий потенциал. [10]
Прямые и инверсные значения переменных обычно поступают на входы дешифратора с прямых и инверсных выходов триггеров регистра, на котором записывается входная комбинация переменных. [11]
Алгоритм тестового диагностирования прохождения команд АПО1 на электропривод. [12] |
После подачи сигнала Скорость через разъем Х7 - 1 проверяется снижение уровня напряжения на выходе канала, определяемого 1 - й входной комбинацией. [13]
Схема матричного дешифратора. [14] |
Прямые и инверсные значения переменных обычно поступают на входы дешифратора с прямых и инверсных выходов триггеров регистра, на котором - О Л ( - 0 записывается входная комбинация переменных. Если длина дешифрируемого двоичного слова больше возможного числа входов элементов И, входящих в комплекс, используют многоступенчатое ( каскадное) построение дешифратора. На рис. 6.13 показан двухступенчатый дешифратор, у которого каждый выход образован каскадным включением двух-входовых элементов И. [15]