Cтраница 1
Компаратор адресов анализирует адрес обращения к ОЗУ и формирует сигнал LOCK Блокировка при обращении в область старших 4К слов. [1]
Компаратор адресов производит сравнение фиксированного адреса, заданного блоком режима работы, с адресом, подаваемым на буфер шины A / D, и при их совпадении разрешает обращение соответственно к регистру команд и состояний или к регистру данных. [2]
Структурная схема К1801ВП1 - 30.| Временные диаграммы работы К1801ВП1 - 30. [3] |
Компаратор адресов вырабатывает сигнал блокировки LOCK, служащий для выборки областей системного ПЗУ и блокировки этих областей в адресном пространстве внешних устройств. [4]
Компаратор адресов анализирует адрес обращения к ОЗУ и формирует сигнал LOCK Блокировка при обращении в область старших 4К слов. [5]
Компаратор адресов производит сравнение фиксированного адреса, заданного блоком режима работы, с адресом, подаваемым на буфер шины A / D, и при их совпадении разрешает обращение соответственно к регистру команд и состояний или к регистру данных. [6]
Компаратор адресов анализирует адрес обращения к ОЗУ и формирует сигнал LOCK Блокировка при обращении в область старших 4К слов. [7]
Компаратор адресов производит сравнение фиксированного адреса, заданного блоком режима работы, с адресом, подаваемым на буфер шины A / D, и при их совпадении разрешает обращение соответственно к регистру команд и состояний или к регистру данных. [8]
Временные диаграммы процедур. [9] |
Микросхема содержит регистр состояния, компаратор адресов, блок прерываний и блок управления регистрами РП и РИ. [10]
Установка ИС в режим устройства выдачи вектора прерывания и компаратора адреса производится подачей на выводы RCO и RC1 напряжения высокого уровня. [11]
Структурная схема контроллера приведена на рис. 11.21. Микросхема содержит регистры состояния РСИ и РСП, компаратор адресов, блок прерываний и блок управления регистрами РИ, РП. [12]
Микросхемы представляют собой многофункциональное устройство и могут работать в режимах передачи информации, выдачи вектора прерывания и компаратора адреса, буферного регистра данных. ИС совместно с К1801ВП1 - 033 могут использоваться для организации интерфейсного устройства байтового параллельного ввода / вывода и интерфейсного устройства 16-разрядного программированого параллельного ввода / вывода, а также как самостоятельное устройство. [13]
Микросхема КР1801ВП1 - 034 является многофункциональным устройством и может выполнять функции: устройства передачи информации, буферного регистра данных, устройства выдачи вектора прерывания и компаратора адреса. [14]
Условное графическое обозначение КI О I Bill-35. [15] |