Cтраница 2
Код с контролем четности формируется дополнением простого двоичного Ио-разрядного кода контрольным разрядом, в котором записывается 0 или 1 с тем, чтобы число единиц в кодовой комбинации было четным. [16]
![]() |
Структурная схема КР588ВА1. [17] |
Появление в режиме контроля четности на выходе ERR Ошибка четности напряжения низкого уровня свидетельствует о том, что условие четности для принятой информации и бита четности не выполнено. [18]
![]() |
Формат команды установки синхронного режима УСЛПП ( а и формат соответствующего информационного слова ( б. [19] |
В синхронном режиме производится контроль четности, если он задан программно, и контроль переполнения буфера данных. [20]
![]() |
Необнаруженные ошибки базовых конфигураций на 1000 ч.| Необнаруженные ошибки базовых конфигураций на 10 команд. [21] |
Обычно в процессорах предусматриваются контроль четности с предсказанием четности в операциях с плавающей запятой и коды с исправлением ошибок оперативной памяти. При таком контроле приемочные испытания не зафиксируют никаких необнаруженных ошибок, хотя, конечно, вероятность их существует. Для больших ЭВМ, не имеющих контроля четности, до 30 % неисправностей могут вызывать незафиксированные ошибочные результаты, причем в основном в операциях с плавающей запятой. [22]
Модули памяти бывают с контролем четности ( parity) и без контроля четности ( поп parity) хранимых битов данных. Контроль по четности позволяет лишь обнаружить ошибку и прервать исполнение выполняемой программы. [23]
![]() |
Примерная последовательность команд для проверки программируемого прибора.| Программа для контроля процесса установления параметров сигнала любого аналогового устройства. [24] |
Если в исследуемом приборе осуществляется контроль четности информации на шине данных, то необходимо включить режим ЧЕТНОСТЬ. При этом информация, передаваемая анализатором, автоматически дополняется до четности. [25]
Блок контроля и индикации осуществляет контроль четности входных данных, контроль правильности работы узлов блока управляющих сигналов и операционного блока. В этом блоке формируется контрольный бит результата. При обнаружении ошибки вырабатываются сигналы сбоев, которые передаются в специальный регистр ошибок, находящийся в процессоре. [26]
Микросхема представляет собой двенадцативходовую схему контроля четности. [27]
Микросхема представляет собой восьмиразрядную схему контроля четности и нечетности. [28]
Микросхема представляет собой 9-разрядную схему контроля четности. [29]
Микросхемы представляют собой девятиразрядную схему контроля четности. Имеют 2 выхода для контроля четности или нечетности. [30]