Cтраница 4
Обеспечение сохранности сообщений с помощью контроля четности и циклических избыточных кодов, а также реализация схемы повторной пересылки для корректировки данных, при приеме которых обнаружены ошибки. [46]
В микросхеме К1800РП6 предусмотрена возможность контроля четности адреса и данных для каждого канала и выдачи ошибки четности на выводы ERA и ERB, В качестве битов четности адреса используются биты ААО, АВО. Возможен режим игнорирования контроля четности. Специфика схемы такова, что одновременное обращение к одинаковым адресам по каналам А и В является запрещенной комбинацией, которая может привести к сбою. Во избежание этого с помощью анализатора адресов сравниваются адреса обращения по каналам А и В и в случае их равенства выдается сигнал ERR. Установка триггеров ошибки регистров А и В и выходов ERA и ERB Ошибка четности в исходное состояние осуществляется сигналом RESET и RESETO Установка. [47]
В микросхеме К1800РП6 предусмотрена возможность контроля четности адреса и данных для каждого канала и выдачи ошибки четности на выводы ERA и ERB. В качестве битов четности адреса используются биты ААО, АВО. Возможен режим игнорирования контроля четности. Специфика схемы такова, что одновременное обращение к одинаковым адресам по каналам А и В является запрещенной комбинацией, которая может привести к сбою. Во избежание этого с помощью анализатора адресов сравниваются адреса обращения по каналам А и В и в случае их равенства выдается сигнал ERR. Установка триггеров ошибки регистров А и В и выходов ERA и ERB Ошибка четности в исходное состояние осуществляется сигналом RESET и RESETO Установка. [48]
Микросхема представляет собой девятиразрядную схему контроля четности суммы единиц входного слова. [49]
![]() |
Временная диаграмма входных сигналов КМ1804ВА1.| Электрические схемы входов, выходов и входов / выходов микросхемы КМ1804ВА1. [50] |
Она обеспечивает двунаправленную передачу данных, контроль четности и неограниченное наращивание разрядности. [51]
Наиболее распространенным методом диагностирования сумматоров является контроль четности. [52]
![]() |
Структурная схема КМ1804ВАЗ. [53] |
Микросхема КМ1804ВАЗ содержит схему генерации бита контроля четности. [54]