Асинхронный rs-триггер - Большая Энциклопедия Нефти и Газа, статья, страница 1
Опыт - это нечто, чего у вас нет до тех пор, пока оно не станет ненужным. Законы Мерфи (еще...)

Асинхронный rs-триггер

Cтраница 1


Асинхронный RS-триггер может быть построен на двух двух-входовых элементах ИЛИ-НЕ ( рис. 106, а), имеющих по два информационных входа, соединенных в замкнутую электронную цепь, охваченную положительной обратной связью. При этом сигнал, действующий на одном из входов, например входе R, проходит через верхний элемент ИЛИ-НЕ, появляется инвертированным на выходе, затем поступает на один из входов второго элемента ИЛИ-НЕ, появляется на его выходе повторно инвертированным и возвращается вновь на вход первого элемента ИЛИ-НЕ в той же полярности, в какой он поступал на вход R. Таким образом, вся схема охвачена положительной обратной связью ( по постоянному току) и может работать только в режиме переключения. Здесь ( и далее) символ Т отображает, что схема - триггер.  [1]

2 Логическая структура ( а, условное изображение ( 6 и таблица состояний асинхронного RS-триггера на элементах И-НЕ. [2]

Асинхронный RS-триггер выполнен на двух элементах И-НЕ, замкнутых в кольцо. Два устойчивых состояния обеспечиваются в результате связи выхода каждого элемента с одним из входов другого. Свободные входы служат для управления триггером и называются информационными вход S - это вход установки триггера в состояние логической единицы, а вход R - вход установки триггера в состояние логического нуля. Входы инверсные, т.е. для изменения состояния триггера на один из входов подается напряжение низкого уровня. Выходов у RS-триггера также два: прямой ( единичный) Q и инверсный ( нулевой) Q. Таблица состояний RS-триггера приведена на рис. 8 в. Следует отметить, что наличие напряжений низкого уровня на обоих входах триггера данного типа является запрещенной комбинацией, так как состояние триггера для этого случая после снятия сигналов будет неопределенным.  [3]

Асинхронный RS-триггер - двухвходовый триггер с раздельным управлением по каждому входу: при подаче сигнала на один из управляющих входов триггер должен установиться в единичное состояние, при подаче сигнала на другой управляющий вход-в нулевое состояние; одновременная подача сигналов на оба управляющих входа запрещается; если же такая ситуация возникает, то безразлично, в каком состоянии будет находиться триггер.  [4]

Асинхронный RS-триггер представляет собой триггер с одним ( или несколькими равноценными) входом сброса триггера в нуль R ( Reset - сброс) и одним ( или несколькими равноценными) входом установки триггера в единицу S ( Set - установка), меняющий свое состояние асинхронно, вслед за изменением состояний входных сигналов. Среди множества возможных структур RS-триг-геров выделяют структуры триггеров на элементах ИЛИ-НЕ и на элементах И-НЕ.  [5]

6 Асинхронный /. 5-триггер на. [6]

Асинхронный RS-триггер ( рис. 43, а, б) ИЛИ - НЕ строят на двух элементах ИЛИ - НЕ, охваченных обратной связью.  [7]

Схема асинхронного RS-триггера на двух логических элементах ИЛИ - НЕ показана на рис. 1.20 а, на рис. 1.20 6 дано его условное обозначение в схемах. Перекрестная связь выхода каждого элемента ИЛИ - НЕ со входом другого обеспечивает схеме два устойчивых состояния. Предположим, что на входах R и S действуют уровни логического 0, не влияющие на состояние триггера. Это устойчивое состояние триггера называют нулевым по уровню на прямом выходе.  [8]

Условное обозначение асинхронного RS-триггера ( триггера с раздельным запуском, см. § 10.5) показано на рис. 12.6, а. RS-триггеры происходит от английских слов reset - восстанавливать и set - устанавливать.  [9]

Каждый из рассмотренных выше триггеров является асинхронным RS-триггером. Поэтому асинхронный триггер подвержен воздействию и тех значений х, и х0, которые еще не установились после переходных процессов в источниках этих сигналов. Для того чтобы отсечь неустановившиеся значения входных сигналов, применяется стробирование триггеров хронирующими сигналами. Величину Т выбирают так, чтобы она превышала длительность переходных процессов в источниках информационных сигналов х, х0 и в самом ЭП. При нулевом значении сигнала t триггер хранит информацию. Триггеры со стробированием сигналов t называют синхронными. На рис. 2.3 показана общая структура такого триггера.  [10]

На рис. 6.2, а приведена схема асинхронного RS-триггера, реализованного на основе логических схем ИЛИ-НЕ.  [11]

Любой сколь угодно сложный триггер представляет собой сочетание простейшего асинхронного RS-триггера и комбинационной схемы управления этим триггером.  [12]

13 Однофазный параллельный регистр.| Парафазный параллельный регистр. [13]

Однофазный параллельный регистр ( рис. 3.19) построен на одноступенчатых асинхронных RS-триггерах.  [14]

На рис. 3.76, в представлены логические стру Триггер состоит из асинхронного RS-триггера с логи на входах.  [15]



Страницы:      1    2