Бит - разрешение - Большая Энциклопедия Нефти и Газа, статья, страница 1
Когда к тебе обращаются с просьбой "Скажи мне, только честно...", с ужасом понимаешь, что сейчас, скорее всего, тебе придется много врать. Законы Мерфи (еще...)

Бит - разрешение

Cтраница 1


1 Кэш-память микропроцессора MC68020. [1]

Бит разрешения в управляющем регистре кэша, будучи установлен в состояние 6, блокирует кэш, в результате чего процессору приходится выбирать все команды из внешней памяти. При записи единицы в бит сброса обнуляются все слова кэша, и кэш заполняется новыми данными.  [2]

Бит разрешения расширенного стека используется для разрешения или запрещения расширения стека в памяти данных. Если бит EN устанавливается, расширение разрешается. Бит сбрасывается во время аппаратного сброса, запрещая таким образом расширения стека по умолчанию.  [3]

4 Программная модель VCOP. [4]

Бит разрешения режима доступа к памяти ( MAEN), в установленном состоянии разрешает ядру доступ к данным внутренних RAM. VBER содержит адрйс доступа к памяти, a VMEM содержит данные. Этот режим используется при установке значений SP и VP для канальной эквализации.  [5]

Бит разрешения трассировки адреса ATE используется для отладочных целей, где внутренняя работа должна пройти трассировку через логический анализатор. Когда бит ATE установлен, режим трассировки адреса разрешен, и внешняя шина адреса отражает внутреннюю программную шину адреса для каждой программной выборки. Когда бит ATE сбрасывается, внешняя шина адреса активизируется только тогда, когда программный адрес находится во внешнем адресном пространстве. Бит сбрасывается во время аппаратного сброса.  [6]

7 Слово состояния процессора и слово состояния прерываний. [7]

Раз бит разрешения прерываний установлен, любое устройство может вызвать прерывание.  [8]

9 Вектора прерываний и ПДП EFCOP. [9]

Когда бит разрешения работы EFCOP ( FEN) сброшен, EFCOP находится в состоянии индивидуального сброса. В этом состоянии EFCOP неактивен, но содержимое регистра FDCH сохраняется.  [10]

Программа должна устанавливать бит разрешения прерывания одновременно с посылкой команды.  [11]

СОЕ ( бит 16) - бит разрешения выхода тактового сигнала. Управляет выходом тактового сигнала. Если бит сброшен, то тактовый сигнал недоступен. СОЕ сбрасывается при аппаратном сбросе.  [12]

Каждому из 12 битов состояния прерывания соответствует бит разрешения в регистрах разрешения прерывания. Эти разрешающие биты используются для выбора тех событий, которые приведут к срабатыванию вывода INT микросхемы.  [13]

Биты в регистрах состояния прерывания устанавливаются независимо от состояния битов разрешения. Затем, после считывания или по мере исполнения местного сообщения роп Питание включено, регистры Состояние прерывания очищаются. Если событие происходит в момент считывания одного из регистров состояния прерывания, то оно обычно удерживается до очистки регистра, а затем помещается в соответствующий регистр.  [14]

Регистр SRO ( адрес 17777572) содержит флаги ошибок, бит разрешения преобразования адреса в ДП и другую информацию, необходимую ОС для обработки ошибки и возврата к прерванной программе.  [15]



Страницы:      1    2    3