Управляющий бит - Большая Энциклопедия Нефти и Газа, статья, страница 3
Закон Сигера: все, что в скобках, может быть проигнорировано. Законы Мерфи (еще...)

Управляющий бит

Cтраница 3


Комплект программ технического обслуживания ( КПТО) предназначен для наладки, контроля функционирования и локализации неисправностей ВК-ЮЗЗ. КПТО ВК-1033 поставляется на двух магнитных лентах, каждая из которых содержит все программные компоненты. Эти компоненты в основном идентичны, за исключением таблиц определения устройств UDT DMES, управляющего бита в четвертом байте заголовка тест-секций прямого управления и БСВК и управляющего бита в байте 197 DMES при работе тест-секций АКК.  [31]

Если управляющий бит состояния стоп по сбою установлен в единицу и имеет место одно из вышеперечисленных условий, то машина переходит в состояние стоп по сбою. Если управляющий бит состояния стоп по сбою равен нулю, то машина может пытаться продолжить работу или может перейти в состояние стоп по сбою в зависимости от типа ошибки и модели. В исходном состоянии управляющий бит состояния стоп по сбою устанавливается в единицу. Если появляется нарушение в самом управляющем регистре 14, то предполагается, что управляющий бит состояния стоп по сбою находится в состоянии единица.  [32]

При использовании оператора PEN ( U) с параметром U, равным нулю или трем, получаемые коды определяют состояние светового пера в каждом цикле обновления изображения. Это в свою очередь позволяет далее работать со световым пером, не нажимая его переключатель. Действительно, в техническом руководстве сказано, что обращение к функции РЕМ ( З) аналогично выполнению оператора OUT & H3DB, 1, который восстанавливает состояние управляющего бита светового пера.  [33]

На полное прохождение метки по круговому конвейеру затрачивается семь циклов тактирования конвейера, таким образом одновременно может участвовать в обработке до семи меток. По мере продвижения метки по круговому конвейеру ее формат претерпевает значительные изменения. Каждая метка должна содержать по крайней мере 7-битовое идентификационное поле и 18-битовое поле данных. Идентификатор используется в качестве адреса памяти таблицы связей; он обновляется данными, извлекаемыми из таблицы связей, каждый раз, когда метка проходит через эту таблицу. Поле данных состоит из управляющего бита, знакового бита и шестнадцати битов данных. Метка может включать до двух полей данных, а также по мере необходимости код вывода, управляющее поле и другие поля.  [34]

При этом цикл синхронизации состоит из отдельных участков, длины участка и ячейки совпадают. Под конкретное сообщение можно выделить N интервалов, совокупность которых называют виртуальным каналом. Скорость передачи можно регулировать, изменяя N. Если сеть ATM оказывается перегруженной, то во избежание потери информации возможна буферизация данных для выравнивания загрузки каналов. Регулирование загрузки ( управление потоком) осуществляется периодическим включением ( обычно через 32 кадра) служебной iJM - ячейки в информационный поток. В эту ячейку промежуточные коммутаторы и конечный узел могут вставлять значения управляющих битов, сигнализирующие о перегрузке или недогрузке канала. ЛМ-ячейка от конечного узла передается в обратном направлении источнику сообщения, который может соответственно изменить режим передачи. В частности, применяется режим занятия всех свободных ресурсов при перегрузке. Таким образом, происходит динамическое перераспределение нагрузки.  [35]

Управляющие биты регистра определяют последовательный формат передачи данных, а биты статуса этого регистра используются программистом DSP для опроса статуса приемника. Также в регистре RCS находятся биты разрешения приема и прерываний. Когда DSP осуществляет чтение, содержимое этого регистра появляется в двух младших байтах 24-битового слова, остальные биты читаются как нули. Содержимое регистра сбрасывается во время аппаратного или программного сбросов. Если оба бита R0EN и R1EN сбрасываются, то работа секции приемника запрещается, и она переводится в состояние сброса. Такой индивидуальный сброс происходит в первом цикле команды после сброса указанных битов. Во время нахождения в состоянии останова или индивидуального сброса биты статуса регистра также сбрасываются. Останов или сброс не оказывают влияния на управляющие биты регистра RCS. Следует изменять содержимое управляющих битов регистра, пока секция приемника находится в состоянии сброса ( или запрещения работы), иначе результаты операции будут неверны.  [36]



Страницы:      1    2    3