Cтраница 1
Младший бит строки таблицы страниц не имеет специального назначения, и проверка его содержимого на равенство нулю не производится. Таким образом, он может быть использован программой. [1]
В этой кодировке семь младших битов являются значащими, а восьмой - используется для контроля по четности при передаче данных. [2]
Тип пакета определяется значением младшего бита идентификатора типа пакета. [3]
В адаптерах CGA и MCGA младший бит регистра BL копируется в бит 5 регистра выбора цвета ( порт с адресом 3D9h), а в адаптерах EGA и VGA он определяет, какой набор значений цветов загружается в регистры палитры атрибутного контроллера. [4]
При использовании 2048-байтовых страниц 11 младших битов адреса непредсказуемы; при использовании 4096-байтовых страниц 12 младших битов адреса непредсказуемы. Когда особый случай происходит в процессе обращения к памяти за операндом, код длины команды равен 1, 2 или 3, что указывает на длину команды, вызвавшей особый случай. [5]
Зависимость члена разложения 1 / 0 от младших битов аргументов хк, и х. [6] |
Зависимость члена разложения Кю от младших битов аргументов xtj и x jj приведена в табл. 4.3. Таблицы функций Vjq, V q и Кю полностью тождественны, а выражение для члена К50 очевидно. [7]
Отметим, что только 8 младших битов регистра MBR соединяются с регистром МРС ( см. рис. 4.5), поэтому вопрос о знаковом расширении тут не возникает. Также отметим, что используется то значение MBR, которое доступно в конце текущего цикла. [8]
Содержимое регистра RKBA определяет 16 младших битов адреса общей шины, с которого начинается пересылка данных при работе с диском. Если биты 8 и 9 в RKCS1 равны 0, то RKBA по-прежнему определяет физический ( в котором биты 16 и 17 равны нулю), а не виртуальный адрес. [9]
Бит 10 управляет входом переноса в младший бит слова. Оно необходимо при выполнении некоторых микрокоманд десятичной арифметики. [10]
Перенос из старшего бита младшего байта в младший бит старшего байта, если он необходим, происходит автоматически. Это возможно, так как при выполнении рассматриваемой команды пара регистров функционирует как один 16-разрядный регистр. [11]
Режимы работы памяти.| Операционные режимы работы DSP56002. [12] |
Данные принимаются в SCI, начиная с младших битов. После окончания приема слов программы, начинается выполнение загруженной программы. SCI запрограммирован на работу в асинхронном режиме с длиной данных - 8 бит, 1 стоп-бит, проверка на четность отсутствует. [13]
Поскольку аппаратное обеспечение требует, чтобы 8 младших битов этих адресов совпадали, задача микроассемблера состоит в том, чтобы присвоить им такие адреса. С другой стороны, L2 может находиться в любом из младших 256 слов управляющей памяти, поэтому микроассемблер без труда найдет подходящую пару. [14]
Пока строка используется каким-либо процессором, можно изменять лишь младший бит при условии, что это строка таблицы страниц. [15]