Cтраница 3
Спектральная мощность равномерного АЦП с добавлением псевдослучайного низкоуровневого сигнала. [31] |
Если входной сигнал ослаблен еще на 0 23 дБ, пороговые уровни самого младшего бита никогда не будут пересекаться и выходная последовательность будет представлять собой все нули. На рис. 13.11 изображена спектральная мощность, полученная путем преобразования и усреднения 400 реализаций этого суммарного сигнала. Псевдослучайный шум давал эффект расширения динамической области АЦП ( как правило, с 9 до 12 дБ или с 1 5 до 2 0 бит) и повысил эффективность ступенчатой аппроксимации АЦП. [32]
Переключатели адреса устройства для загрузки задают три шестнадцатеричные цифры, которые определяют 12 младших битов адреса устройства ввода-вывода, используемого для начальной загрузки программы. [33]
Это выражение вычисляет сумму битов, последовательно сдвигая аргумент и выделяя при помощи маски младший бит. Этот макрос трудно назвать произведением искусства, но он встречается в программе всего один раз. [34]
Необходимо помнить, что кодеки считают нулевым битом старший бит, а DSP - младший бит. [35]
Это выражение вычисляет сумму битов, последовательно сдвигая аргумент и выделяя при помощи маски младший бит. Этот макрос трудно назвать произведением искусства, но он встречается в программе всего один раз. [36]
При использовании 2048-байтовых страниц 11 младших битов адреса непредсказуемы; при использовании 4096-байтовых страниц 12 младших битов адреса непредсказуемы. Когда особый случай происходит в процессе обращения к памяти за операндом, код длины команды равен 1, 2 или 3, что указывает на длину команды, вызвавшей особый случай. [37]
Вычитание представляет собой сложение первого операнда с обратным кодом второго операнда с добавлением единицы к младшему биту. Как и при выполнении команды СЛОЖЕНИЕ, в операции участвуют все 32 бита каждого операнда. [38]
При преобразовании шестнадцатеричный чисел в десятичные дело пойдет проще, если вы будете помнить, что младший бит каждого полубайта представляет собой степень числа шестнадцать, основания системы счисления. [39]
Внутренний регистр отладчика S содержит коды состояния процессора ( в обычном порядке) в виде четырех младших битов слова состояния. [40]
За исключением условий, вызывающих программное событие, условия, вызывающие прерывания, идентифицируются значением семи младших битов кода прерывания. Несколько условий не могут быть идентифицированы одновременно. [41]
Пока строка используется процессором, в ней не должно производиться никаких изменений, кроме изменения самого младшего бита строки таблицы страниц. [42]
Вычитание представляет собой сложение первого операнда с обратным кодом расширенного второго операнда при одновременном добавлении 1 к младшему биту. Как и при выполнении команды СЛОЖЕНИЕ, в операции участвуют все 32 бита каждого операнда. [43]
Вычитание кодов представляет собой сложение первого операнда с обратным кодом второго операнда при одновременном добавлении 1 к младшему биту. В операции участвуют все 32 бита каждого операнда; значение знакового бита результата после операции не изменяется. Данная команда отличается от команды ВЫЧИТАНИЕ отсутствием прерывания при переполнении и тем, как устанавливается признак результата. [44]
Механизм денормализации.| Определение целой части результата. [45] |