Бита - состояние - Большая Энциклопедия Нефти и Газа, статья, страница 3
Любить водку, халяву, революции и быть мудаком - этого еще не достаточно, чтобы называться русским. Законы Мерфи (еще...)

Бита - состояние

Cтраница 3


31 Операционные режимы ССОР. [31]

Если бит установлен в 1, бит разрешает работу сопроцессора ССОР. Работа ССОР запрещена и сопроцессор находится в состоянии индивидуального сброса - логика внутреннего механизма состояний и биты состояния сбрасываются, как и при программном и аппаратном сбросе, а биты управления не изменяются.  [32]

33 Восстановление баланса в случае ДБ, представленном на. [33]

Прежде чем решать данную проблему, введем понятие центрального узла, который расположен на пути между листом, новой ячейкой и корнем дерева. Первый узел на пути от корня, который выведен из баланса и размешен в направлении к добавляемому листу, называется центральным. Он определяется спе циальными битами состояния баланса в просматриваемых нами узлах.  [34]

Кроме того, приложение может взять на себя ( временно или постоянно) обработку ряда событий. В этом случае речь идет о задании или изменении маски обратного вызова всего элемента управления. Маска определяет, какие биты состояния записей поддерживаются приложением. По умолчанию маска обратного вызова равна нулю, это означает, что элемент управления самостоятельно отслеживает все изменения состояния записей.  [35]

Ошибки, обнаруженные во время выполнения операции ввода-вывода, не влияют на правильность CSW, если только это не сбой управления канала или сбой управления интерфейса. Сбой управления канала указывает, что были обнаружены сбои в аппаратуре, которые могут привести к тому, что любая часть CSW, а также адрес ВУ в PSW окажутся неправильными. Сбой управления интерфейса указывает, что адрес ВУ или биты состояния, полученные от ВУ, могут оказаться неправильными. Несмотря на неправильное содержимое полей CSW, канал принудительно устанавливает им правильную четность.  [36]

Бит, если установлен в 1, разрешает операции FCOP. Когда FEN равен 0, FCOP заблокирован и находится в состоянии индивидуального сброса. В этом состоянии содержимое FCNT и служебные биты FCSR не изменяются, в то время как биты состояния FCSR и биты внутренней логики сброшены аналогично аппаратному или программному сбросам. Остальные служебные биты в FCSR и других регистрах остаются неизменными. Внутренняя логика очищается, следовательно данные, остающиеся в FDIR, FDOR, и FCIR становятся некорректными.  [37]

Тогда другие операции основываются на операции сложения. Арифметическо-логический блок ( ALU) на практике часто содержит наряду с сумматором и другие функциональные устройства, реализованные аппаратными средствами и выполняющие такие функции, как вычитание, операции булевой логики или сдвига. Кроме того, ALU содержит несколько триггеров, которые подтверждают определенные условия, встречающиеся в ходе выполнения арифметических и логических операций. Эти биты состояний ( сигнальные биты, биты признака, биты условных знаков) обозначают появление переноса или нуля знак слова и равенство результата.  [38]

Пересылка данных выполняется с помощью двух команд: MOVF и MOVWF, назначение которых существенно различается. Команда MOVWF используется для записи содержимого рабочего регистра w в указанный регистр МК. Если в качестве этого регистра указывается INDF, то адрес регистра назначения выбирается из регистра FSR. При выполнении данной команды биты состояния не изменяются.  [39]

Этот бит разрешает операции EFCOP. Когда FEN сброшен, работа фильтра заблокирована, и EFCOP находится в состоянии индивидуального сброса. Примечание: Когда бит FEN сброшен, EFCOP находится в состоянии индивидуального сброса. В этом состоянии EFCOP неактивен, внутренняя логика, и биты состояния принимают те же самые значения, как при аппаратном или программном сбросе, однако содержимое регистров FCNT, FDBA и FCBA сохраняется, и служебные биты в FCSR и FACR остаются неизменными.  [40]

Когда канал принимает команду, подканал настраивается на передачу данных. Говорят, что в этот момент подканал находится в состоянии работает. В этом состоянии подканал остается до получения от устройства условия конец работы канала, если только до этого момента канал не обнаружит сбоя в оборудовании, или операция не будет прекращена командой ОСВОБОДИТЬ ВВОД-ВЫВОД, или в селекторном канале операция не будет прекращена командой ОСВОБОДИТЬ ВВОД-ВЫВОД, ОСТАНОВИТЬ ВВОД-ВЫВОД или ОСТАНОВИТЬ УСТРОЙСТВО. Если не задана цепочка команд или цепочка команд прекращена из-за необычных условий, условие конец работы канала вызывает прекращение операции в подканале и формирование условия прерывания. В битах состояния соответствующего CSW отмечаются конец работы канала и необычные условия, если они обнаружены. Устройство может выдать условие конец работы канала в любой момент после начала операции, и, в частности, этот сигнал может прийти до какой-либо передачи данных.  [41]

В селекторном канале прекращение операции командой ОСТАНОВИТЬ ВВОД-ВЫВОД или командой ОСТАНОВИТЬ УСТРОЙСТВО приводит к возникновению до четырех отдельных условий прерывания. Первое вырабатывается каналом после выполнения команды и не привязано к получению состояния от устройства. Адрес команды и счет в соответствующем CSW показывают, сколько было передано данных, а байт состояния канала отражает необычные условия, если они были обнаружены во время выполнения операции. Если команда ОСТАНОВИТЬ ВВОД-ВЫВОД или команда ОСТАНОВИТЬ УСТРОЙСТВО выдается до того, как все данные по операции были переданы, то указывается неправильная длина при условии, что флажок SLI в текущей CCW отсутствует. Выполнение самой команды ОСТАНОВИТЬ ВВОД-ВЫВОД или команды ОСТАНОВИТЬ УСТРОЙСТВО не отражается в байтах состояния CSW, и все биты состояния в CSW по этой причине прерывания могут быть нулевыми. Канал доступен для начала новой операции, как только будет сброшено условие прерывания.  [42]

Блок-схема архитектуры ПЭ приведена на рис. 10.13. Регистровый файл из 16 регистров имеет два порта, обеспечивающих одновременное обращение к двум регистрам. ПЭ имеет только один входной и один выходной порт, поэтому для выбора входа необходима дополнительная логика мультиплексирования, а для вывода на системную шину адресов и данных требуются два микроцикла. Основное преимущество по сравнению с ЦПЭ 3002 заключается в том, что кроме однооперандных команд имеется восемь функций, включая вычитание, оперирующих двумя регистрами. ПЭ Ат2901А формируется 3 бита состояния ( знак, переполнение, нуль), которые при использовании ЦПЭ 3002 образуются внешней логикой.  [43]



Страницы:      1    2    3