Cтраница 2
Многие потоки создают внутренний буфер данных, который улучшает производительность операций. [16]
При отсутстиии в буфере данных этого фор - f iin волзрашнется пустая строка. [17]
Триггер ТГР в буфере данных сбрасывается после передачи последнего байта данных под управлением текущего КСК в УВУ. [18]
![]() |
Структурная схема КР580ГФ24.| Структурная схема КР580ВК28 и КР580ВК38. [19] |
В остальное время выход буфера данных находится в состоянии Выключено. Назначение выаодиа КР580ВН59 приведено в габл. [20]
![]() |
Структурная схема Рис, Структурная схема. [21] |
В остальное время выход буфера данных находится в состоянии Выключено. [22]
Данные между ВУ и буфером данных канала начинают передаваться при получении от УВУ сигнала ИНФ-А, по которому импульсом ГИ43 устанавливается триггер ТИНФ-А в регистре абонента. [23]
Этот сегмент кода сначала определяет буфер данных для пикселей длиной два байта, называемый pixbuf. Затем он защищает текущее графическое состояние за счет проталкивания его в графический стек при помощи gsave. Затем он определяет позицию и масштаб для изображения. Затем начинаются данные для оператора image. Фактические побитовые данные следуют за оператором image и, наконец, восстанавливается исходное графическое состояние. [24]
За время удовлетворения запроса КС буфер данных ( при k m) может быть полностью заполнен очередными байтами, принятыми с входных шин интерфейса. Как только k байт будут переданы из буфера в оперативную память, осуществляются сдвиги оставшихся ( т - k) байт. [25]
Следует отметить, что объем буфера данных в СПК равен 6 байтам. Он реализован в виде двух 8-байтовых параллельных ре-истров. Это обеспечивает быстродействие СПК1 - СПКЗ, равное 80 Кбайт / с, а СПК4 - 100 Кбайт / с при гарантировании отсутствия ютери запроса от УВВ типа МЛ. [26]
![]() |
Подключение каналов ввода-вывода к ЦП. [27] |
Напомним в общем виде работу буфера данных, показанного на рис. 8.1. Этот буфер состоит из m однобайтовых регистров РФо - РФт-1. Буферный регистр РФт-1 загружается управляющей информацией из арифметического блока при выполнении начальной выборки ВУ, а также данными, принятыми от ВУ через входные шины интерфейса при выполнении операции ввода. [28]
![]() |
Структурная схема контроллера видеотерминала. [29] |
Структурная схема ПКВТ приведена на рис. 4.3. Буфер данных ( БД) служит для сопряжения с шнной данных DBO - DB7 локальной магистрали микропроцессора. [30]