Cтраница 1
Выходные буферы имеют тристабильные схемы, которые разрешаются по линии EN. Из всех выходов далее используется только выход адреса управляющей памяти. Для удобства описания и работы с функциями управления управляющая память разделена на 32 строки и 16 столбцов; пять линий адреса определяют строку, а четыре линии - столбец. [1]
Выходной буфер имеет на выходе состояние Выключено. Управление осуществляется сигналом ОМЕ Разрешение выдачи. [2]
![]() |
Буферный фиксатор 74S412 ( Intel 8212, работающий в нескольких режимах. ( С разрешения Intel Corporation, 1978. [3] |
Выходные буферы подключаются к шине через тристабильные элементы. [4]
Выходной буфер имеет на выходе состояние Выключено. Управление осуществляется сигналом ОМЕ Разрешение выдачи. [5]
Выходные буферы выполнены по схеме с открытым коллектором или выходом с тремя состояниями. [6]
Выходной буфер имеет на выходе состояние Выключено. Управление осуществляется сигналом ОМЕ Разрешение выдачи. [7]
Выходные буферы имеют три состояния. Буфер адреса колонки ВБ, выводится из отключенного состояния ( состояния с высоким выходным сопротивлением) при уровне лог. [8]
![]() |
Схема управления подачей синхроимпульсов в ЦПЭ. [9] |
Выходные буферы BBi и ВБ2 при наличии на входах ВА, ВД сигналов разрешения выдачи из третьего состояния переходят в открытое состояние, передавая на двухразрядные шины адреса А и данных Д содержимое регистров РА, АС. [10]
![]() |
Системный контроллер KP580BK28 / BK38. [11] |
Трехстабильные выходные буферы шины данных и управляющих сигналов открываются асинхронно входным сигналом BUSEN. При BUSEN1 буферы находятся в состоянии с высоким выходным сопротивлением. [12]
Рассмотрим теперь отдельный выходной буфер ( фиг. Блок А имеет регистр для запоминания данных и два устойчивых состояния: пуст и заполнен. Когда блок находится в состоянии пуст, он реагирует только на ЭВМ. Вычислительная машина может передать слово на регистр А, который при этом установит его в состояние заполнен. Затем блок А направляет свое внимание на сопряженный с ним блок и не реагирует на ЭВМ, которая в этом случае уже не может осуществить следующую пересылку. Разрешается считывание, и блок В может считать данные из А. Когда данные приняты, А переходит в состояние пуст и снова может реагировать на ЭВМ. [13]
Различают входные и выходные буфера. Входному набору данных приписываются входные буфера, из которых программист получает входные данные для обработки после их ввода с внешнего устройства. Входные данные с внешних носителей попадают во входной буфер на этапе загрузки, а из буфера передаются программе пользователя на этапе передачи. [14]
Перевод выходного буфера в состояние Выключено осуществляется сигналом EDS Разрешение выдачи высокого уровня. Одновременно схема формирования признака нуля вырабатывает сигнал высокого уровня ZR при равенстве нулю результата суммирования. [15]